电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HC877M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 877MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HC877M000DGR概述

CMOS/TTL Output Clock Oscillator, 877MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HC877M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率877 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【Altera soc 体验之旅】+基于自组网的无线路由设计在FPGA-SOC上的实现(4)
FPGA软件部分之中频设计之DUC设计之CIC设计 级联积分梳状滤波器(CIC)是在数字系统中实现大的采样率变化的多速率滤波器,支持内插滤波器和抽取滤波器结构,其设计构成不需要乘法器,只是由加 ......
muhan9 FPGA/CPLD
wince flash播放器spark例子修改成边解析边显示
有人将spark例子修改成边解析边显示吗? 若有人修改过可以指导一下吗? 代码有点复杂.望做过的专家们指点 ...
xag1980 嵌入式系统
求通过蓝牙蓝牙控制一些装置的方法
我想通过单片机做一些智能控制的东西,希望用安卓系统的手机上的蓝牙装置来控制,敬请大神指教....
pangwenbin Linux开发
【LPC54100】iic读取MPU6050相关数据
本帖最后由 youki12345 于 2015-5-24 15:32 编辑 既然要做自平衡车,那么小车姿态的获取就相当重要的,通常6050是首选,下面这段话来自与6050的手册: MPU-6000(6050)的角速 ......
youki12345 NXP MCU
s3c2440或s3c2410芯片怎么辨别全新的还是旧的
s3c2440或s3c2410芯片怎么辨别全新的还是旧的(重新植过锡球的) ...
dl_lvhaobo 嵌入式系统
ADC12 疑问
在Pulse Sample Mode下,SHI触发采样定时器,而SHI的source有4种分别是113174我想问下,当ADC12SC=1时,SHI是什么样的,是一个ADC12CLK吗? PS:唉呀妈呀,能上传图片了,心情甚是激动~ 本帖 ......
zzbaizhi 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 622  173  887  1252  1005  14  52  41  13  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved