电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA502M000DGR

产品描述LVPECL Output Clock Oscillator, 502MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA502M000DGR概述

LVPECL Output Clock Oscillator, 502MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA502M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率502 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
大问题
关于2ASK的 我用一个方波【FPGA产生的M序列】和DDS产生的正弦波,在内部进行相乘。相乘后的 信号的频率怎么算 然后 调制好 加个DA 然后加个LPF 怎么算这个信号的频率...
phdwong FPGA/CPLD
关于io高阻输入
大神,这几天才接触430,想问一下IO口高阻输入,与IO口能否向51那样赋值,或者IO口用“与或”赋值 ...
会会 微控制器 MCU
奇偶校验位的问题?
如何在51内实现奇偶效验TB8和RB8这两个到底该怎么用呀?假如要奇校验,那么TB8如何设置?RB8仅仅是接收到的校验位吗?还有串口调试助手为什么什么数据都收,而上位机设置为奇校验,单片机收到的 ......
kiss543440013 单片机
sys/bios
毕业设计需要使用SYS/BIOS,求助BIOS方面的中文资料,谢谢各位大牛啦!希望和做过这方面的大牛交流...
zhangchenyu1202 DSP 与 ARM 处理器
吃硬还是吃软,在这两个方向上徘徊很久了
本人是通信工程专业的,在过去的一年里在一家专业做pcb设计的公司上班。通过一年专业pcb设计工作之后,pcb设计可以说已经比较专业了。却发现,这个行业不适合我,所以想换一个行业,也为换行业 ......
hantoufool 嵌入式系统
分享:[G-非接触物体尺寸形态测量] G题-福州大学-非接触物体形态测量
557640 557641 557642 557643 557644 ...
qwqwqw2088 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2171  1111  705  1181  554  51  10  2  13  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved