电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC384M000DGR

产品描述LVDS Output Clock Oscillator, 384MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FC384M000DGR概述

LVDS Output Clock Oscillator, 384MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FC384M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率384 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求助:单片机ADC采集问题
本帖最后由 chenzhouyu 于 2018-7-4 17:38 编辑 手头有一个之前的项目,生产时发现ADC偏小。电阻分压初用万用表测量,大部分是3.872V左右,有10个小了0.2V。R403和R404的电阻应该是用的有点 ......
chenzhouyu 模拟电子
阅读并了解是德科技示波器、校准服务精彩专题,答题赢好礼!活动开始啦!
阅读并了解是德科技示波器、校准服务精彩专题,答题赢好礼!活动开始啦!~~~:) 活动时间: 即日起——2017年8月28日 活动流程: 1、阅读并了解是德科技示波器、校准服务 精彩专题; ......
EEWORLD社区 测试/测量
为啥生成后的PCB所有封装都是绿色的?
如图.而且我的AD6点击自动布线一定卡掉,不知道怎么回事....
zxpla PCB设计
固体微波放大器设计
固体微波放大器设计 279495279496 279497 ...
qwqwqw2088 模拟与混合信号
求根据存储容量计算所需的地址总线和数据总线条数的方法
怎么根据存储器的容量来计算他所需的地址总线和数据总线条数? 例如:1、求64KB的内存所需的地址总线和数据总线条数? 2、容量为32K*16位的存储器所需的地址总线和数据总线条数? 该如何求。我 ......
hygk 嵌入式系统
半年过去了,大家晒晒在EEWORLD收获了什么!
本帖最后由 lugl4313820 于 2022-7-2 07:17 编辑 半年已过,大家晒晒在EEWORLD有什么收获!很期待大家的成长哦! ...
lugl4313820 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 828  134  997  1314  1052  44  20  56  22  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved