电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA1324M00DG

产品描述LVPECL Output Clock Oscillator, 1324MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA1324M00DG概述

LVPECL Output Clock Oscillator, 1324MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA1324M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1324 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
PIC16C7X A/D转换器控制方案
PIC16C7X A/D转换器控制方案具体介绍 ...
frozenviolet Microchip MCU
请教FLASH时序控制发生器频率设置问题
最近在写FLASH驱动,遇到如下问题,诚心请教,jelline@126.com(1)时钟频率FLASH时序控制发生器频率要求在257~476kHz,我选择MCLK作为时钟,而MCLK默认是由DCOCLK产生,查得数据手册,默认时钟 ......
Jelline 微控制器 MCU
【与春天约会】苏州美景
前一阵子去江南出差,抽空去了一下苏州,可惜相机不给力啊,没挑出几张满意的片子,发上来给大家看看! 1.茶园争艳 63552 2.桃花盛开 63553 3.竹林小径 63554 4.园林美景 63555 ......
liongt 聊聊、笑笑、闹闹
TO220封装与散热器固定问题
598698 如上图所示,PCB板子上开个大圆孔,可以通过螺钉帽,先整形TO220封装焊接好后放在散热器上,螺钉穿过去固定。 现在出了个问题,多个TO220封装散热焊盘不等点位,底下加装硅胶片, ......
呜呼哀哉 模拟电子
请教protues keil 8086的问题?
老师布置的毕业设计:在protues中进行8086的仿真模拟。 也就是说:在protues中处理器是8086,当需要加载“.hex”目标文件时,需要在Keil中生成, 但是在选择cpu时,在Keil中找不到8086芯片, ......
jiemei6617 嵌入式系统
咨询帖
LED量子阱内电子与空穴波函数的分离会抑制复合效率。怎么样才能实现只对非辐射复合的抑制,不影响辐射复合效率??:time: ...
大先森Mr.kai LED专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1463  2714  2041  2070  1729  34  56  9  28  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved