电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HC1231M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1231MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HC1231M00DGR概述

CMOS/TTL Output Clock Oscillator, 1231MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HC1231M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1231 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请推荐一款最实用的2410开发板!
硬件资源: (1) OURS-2410-F型嵌入式开发板一块:包括2410RP核心板,2410F底板和 4.3寸液晶屏; (2) DC 5V 3A直流电源一个(支持AC 100~240V输入) (3) 直通串口线延长线一条(一 ......
freebigfish 嵌入式系统
玩转Zynq连载4——AXI总线协议介绍2
448092 2 信号描述 2.1 全局信号 表2-1 全局信号 信号 来源 描述 ACLK 时钟源 ......
ove学习使我快乐 FPGA/CPLD
高频PCB注意啦
谢谢支持。。。 欢迎您来到电子工程世界论坛。。。 欢迎您再来电子工程世界论坛。。。...
破茧佼龙 单片机
死亡每天都会发生,我们怎么办?
7月3日晚,位于福州马尾的福建长隆纺织厂女工刘运芳晕倒在车间内,抢救无效第二天死亡。医生说,刘是因中暑死的。昨日,刘运芳的工友向记者反映说,该纺织厂车间常年温度很高,近期高温天气,更 ......
gaoyanmei 聊聊、笑笑、闹闹
MPLAB编译没错,连接出现c盘下的头文件错误是怎么回事啊
有哪位朋友用过MPLAB编译器,我写的PIC的程序,编译的时候是正确,但连接的时候出现的错误全是指向C盘下面的pic头文件啊 生成不了hex文件 希望哪位朋友能解释一下 非常感谢了 就像这 ......
爱好汽车电子 Microchip MCU
论坛字体小的让人难受啊!
新版论坛字符小的难受啊:Cry:,还有字体怎么还有灰色的,看的真难受呀。字体太小了,加上灰色,眼睛受不了了...
jsxykj1 为我们提建议&公告

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 100  1744  2546  610  1860  50  30  34  25  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved