电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WA1097M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1097MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WA1097M00DGR概述

CMOS/TTL Output Clock Oscillator, 1097MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WA1097M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1097 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EEWORLD大学堂----Mentor Expedition VX2.3四层蓝牙产品
Mentor Expedition VX2.3四层蓝牙产品:https://training.eeworld.com.cn/course/5963 Mentor Expedition VX2.3四层蓝牙产品docx ? ? 本套教程采用全新版本的Mentor Expedition VX2.3来分阶 ......
F凡亿教育 嵌入式系统
滤波
53634 滤波器的安装 􀁡首先,滤波器的外壳与设备 的金属机壳要有可靠的接触 。设备的金属机壳应该接大 地。53634 􀁡其次,滤波器引线与安装位置 也是很有讲究的问题 ......
czf0408 LED专区
EVC打开驱动问题!!!!!!!
我用VS2005做了个多对话框程序,现在在程序的第一个对话框就打开IO流驱动,进入别的对话框是不是关闭重新打开,还是整个程序就打开一次IO流驱动呢???因为有个IO控制蜂鸣器,是要一直打开IO流 ......
a2479104 嵌入式系统
DSP 的图像显示放大
如何将一定区域内的图像放大 在标准PAL 576*720 下 请问有相关代码么...
maxcio DSP 与 ARM 处理器
千万别叫我博士
人才交流会上人山人海。我拿了三个版本的简历在人群间挤来挤去,一份简历上标明 的是博士文凭,一份是硕士文凭,一份是本科文凭。挤了大半天,不是人家不要我,就是 我看不上人家,真累!   ......
jxb01033016 工作这点儿事
proteus软件问题,打开文件失败
打开proteus文件的时候出现这个问题,是怎么搞的,在同学的电脑上面就可以打开,求原因和解决方案,感谢、、、、...
37°男人 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1379  2917  264  2498  2408  25  36  2  50  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved