电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA1120M00DG

产品描述LVPECL Output Clock Oscillator, 1120MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA1120M00DG概述

LVPECL Output Clock Oscillator, 1120MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA1120M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1120 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ARROW加价1.5?
一直在关注F28M25,在TI上的价格: 134770 在ARROW上的价格: 134769...
dontium 微控制器 MCU
EEWORLD大学堂----Sunny的树莓派小车DIY教程
Sunny的树莓派小车DIY教程:https://training.eeworld.com.cn/course/4284sunny教你用树莓派DIY智能小车...
老白菜 DIY/开源硬件专区
WINCE 5.0 读取串口数据丢失
2440的板,WINCE5.0 我从串口读取数据时总是发生数据丢失的现象,特别是我开起多种数据指令后,再去串口读数据时,丢失的现象更严重,仅开一种数据指令时,也会发生数据丢失的现象.硬件是厂商提供的, ......
67067710 嵌入式系统
[ESP8266]ESP-MP-01开发板说明
ESP-MP-01开发板说明 功能和特点: 板载USB转串口功能 带有标准Arduino插座(支持排母和排针) 支持VIN和USB两种供电方式 USB电源可以输出到+5V 带有复位键和用户按键 支持USB升级固 ......
dcexpert MicroPython开源版块
遇到骗子啦该怎么整他
今天居然遇到电话诈骗,还知道我的名字,让我打5000块钱,幸好咱是大穷人,没这么多钱。果断报警啊。不过警察叔叔好像不怎么感冒啊。大家有什么好办法整整他啊。...
白丁 聊聊、笑笑、闹闹
FPGA 时序约束
在时序约束中的建立时间,保持时间,脚到脚的延时时间这些参数是自己定义的,还是根据FPGA芯片资料定义的 如果自己定义的哈,那程序下到FPGA中的话是按照自己定义的运行吗? 如果是系统定义的 ......
liushuihezhi FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 185  1250  753  1541  918  43  25  24  52  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved