电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KB16M0000DG

产品描述CMOS/TTL Output Clock Oscillator, 16MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KB16M0000DG概述

CMOS/TTL Output Clock Oscillator, 16MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KB16M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率16 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
提问+DIY手机你觉得什么方案好。
最近论坛准备DIY手机,我想这个东西每个人由于技术,应用,等不同,对其实现方案也有自己的想法,你觉得什么方案好。...
zhaojun_xf 单片机
求一个解压密码 Hi3511 DMS V110R001C01B121_Release.rar 3511的sdk
求一个解压密码 Hi3511 DMS V110R001C01B121_Release.rar 3511的sdk ...
yucaic 嵌入式系统
读育儿百科有感
刚当爸爸二十多天,论坛送我一本育儿百科,一共936页。内容包含了从小孩出生到小孩6岁所有可能遇到的情况的解决办法。 想一想昨天自己还是个小孩,一转眼都快三十了,还有个更小的小孩 ......
gaoyang9992006 聊聊、笑笑、闹闹
燕山大学教师声称已推翻相对论
来源:澎湃新闻 2021年度河北省科学技术奖推荐项目、河北燕山大学教师李子丰的研究《坚持唯物主义时空质能观 发展牛顿物理学》引发关注。 545509 李子丰的研究项目被推荐入选2 ......
eric_wang 聊聊、笑笑、闹闹
osal_start_timerEx()函数能否闲置循环次数
ZigBee组网中,三个ZigBee节点互相传输信息,使用了osal_start_timerEx()函数,一直循环发送。可不可以限制循环次数呀?我想传输一定次数后,我想装个继电器,现在问题是能不能限制循 ......
潇雨如烟6 无线连接
PIC16F877A_ADC0832的问题。
PIC16F877A、ADC0832显示电压表的电压值为什么程序仿真总是出不来结果呢? 程序是没有错,电路图连接没有错。不知道问题出在了哪里?这个问题已经困扰了我很久了,我不知道该如何解决。我真心 ......
行书万里 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2415  2213  1068  261  1952  49  45  22  6  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved