电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WC248M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 248MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WC248M000DGR概述

CMOS/TTL Output Clock Oscillator, 248MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WC248M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率248 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
什么芯片可以测量功率和功率因数?
请教各位大侠,现在有什么芯片可以测量功率和功率因数?...
小鱼儿 测试/测量
CETK问题
Jacky_Dai 老兄,据说你在公司是专门负责CETK这块的。现在特来打扰一下。 —————————————————————————————————— 其实我的不是什么问题,就是我在PC端连接之 ......
vairkey 嵌入式系统
射频识别应用抗干扰功能智能钥匙系统
最近市面上出现了一款具有抗干扰功能的智能钥匙系统。该系统通过无源RFID(射频识别技术),使干扰器无法干扰车钥匙发出的信号,从而达到防盗的功效。 据研发人员介绍,无源RFID的使用范 ......
xyh_521 工业自动化与控制
具体谈谈中国LED和国外LED封装的差异之五---封装工艺差异
LED封装工艺同样是非常重要的环节。例如固晶机的胶量控制,焊线机的焊线温度和压力,烤箱的温度、时间及温度曲线,封胶机的气泡和卡位管控等等,均是重点工艺控制点。即使是芯片质量好、辅材匹配好 ......
探路者 LED专区
PCB下元器件重叠放置
这里指的是同层元件重叠,即在大的器件下放置小的器件;虽然程序设计规则默认同层元件重叠是错误的,但是在实际设计中,同层元件重叠却经常使用。以Altium Designer9.0为例:不过好像规则里并没 ......
regove 分立器件
上次EDN网上研讨会的奖品是否已发出?
网站上说最晚2月28日发出,为何我还没收到奖品呢?不知道其他人收到了否?...
daviu1234 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1674  1746  1914  2382  2886  47  15  36  19  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved