电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KA1100M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1100MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KA1100M00DG概述

CMOS/TTL Output Clock Oscillator, 1100MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KA1100M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1100 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MSP43FG4618的DAC交叉控制的问题
各位大侠,小弟现在的4618的DAC0不能实现从Pin10输出,按照spec上面设置的OPS=0,1来选择output是Pin10还是Pin5根本没有作用,我问了lierda公司的工程师,他们的4618也有类似的问题。求哪位大侠 ......
huanghui_8 微控制器 MCU
How to build Native application?
如标题! 我以前(3年前)用过win2k ddk成功做过几个例子不过我现在要用winxp ddk总是不行。有没有人能告诉具体的步骤。。 谢谢...
flylmind 嵌入式系统
有没有负责过硬件部分的大佬指导一下方向?
17电赛控制类的:time: ...
混世小魔王 电子竞赛
各位高手帮忙看一下vmware下vxworks无法启动,至今把网上同类问题的答案试完了,没有一个能解决的,盼高手解决一下,不胜感激(见内)
小弟初学vxworks ,用vmware装了vxworks,始终无法启动起来,老提示有错误,网上搜了很多,也有和我相同的问题,但是所有的答案我都试过了,还是不行,请这里的各位高手帮忙解决一下,不胜感激 ......
feref 实时操作系统RTOS
一个关于ldo的问题 (看到了的都进来看下吧)
刚学M3,看到LDO,上面的描述是“为处理器内核及片内外设提供稳定的电源,为处理器内核及片内外设提供稳定的电源”我想问 LDO 输出的电压 是io输出的电压吗? 望各位看到的都帮我一下吧,谢谢了...
51新手 微控制器 MCU
请帮忙推荐:30~40元之间的性价比高的单片机
请大家帮忙推荐。...
64ye 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 265  2809  2133  2482  1203  42  55  28  24  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved