电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA1063M00DGR

产品描述LVDS Output Clock Oscillator, 1063MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SA1063M00DGR概述

LVDS Output Clock Oscillator, 1063MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA1063M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1063 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
没有情人的情人节,来说说单身的好吧!
俺是单身,情人节的时候似乎更有感触,为了让自己的心情不落单,来说说单身的好处吧! 1、不用为了谈恋爱而耗费自己的大把时光,这个时光可以用来肆意挥霍,因为30岁以后就没得挥霍了 2、不 ......
fish001 聊聊、笑笑、闹闹
新人求助~~~TTL反相器输入高电平时,为什么T2管饱和,T4管深度饱和呢?
如图,这个反相器输入高电平时,书上和老师给的结论都是T2饱和,T4深度饱和。可是却没有给判断依据,我自己怎么也找不到判断方法。求前辈们鼎力相助,看看是怎么判断的。PS:手算判断。 ...
lllxxq141592654 模拟电子
12864 写命令或写数据后,有个延时,起什么作用,求解释
例如: LCD12864WriteCom(CLEAR_SCREEN);//清屏 DelayMs(5); 中的延时5秒有什么作用?...
王一天 微控制器 MCU
怎么在规则了设置元件和板边的距离
各位高手,请问怎么在规则了设置元件和板边的距离 请问在修改元件的位置标识时,怎么一次性修改,请高手指教! ...
papermay PCB设计
TMS320F2812 DSP 编程之AD 采样精度的校准算法
TMS320F2812 DSP 编程之AD 采样精度的校准算法 302908 302909 ...
灞波儿奔 微控制器 MCU
真的学无止境,永远有学不完的知识,DCDC芯片的打嗝模式指的是什么?
DC DC芯片的打嗝模式指的是什么? 所谓的打嗝,一般就是正常输出、检测到故障进行保护停止输出 ,延时后有开始正常输出,这样的循环。 这里的故障有 过流、过载、短路保护等等 这样理 ......
小太阳yy 开关电源学习小组

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2517  1421  1343  1159  766  58  11  1  33  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved