电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530PB141M000DGR

产品描述CMOS Output Clock Oscillator, 141MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530PB141M000DGR概述

CMOS Output Clock Oscillator, 141MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530PB141M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率141 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求助基于lm733cn芯片设计放大电路图
基于lm733cn芯片设计放大电路图,谢谢各位 ...
DZXX123 电子竞赛
工业机器人在PCB行业的应用前景
目前工业机器人在PCB行业的应用还刚刚起步,还面临很多需要解决的问题。PCB行业很多作业线是非标产品,在机器人应用过程中要受到现有作业空间的局限,受到原有设备能力的限制,面对不同PCB板 ......
方学放 机器人开发
SOSO姐寄来的钢网今天收到了
在此先谢谢论坛:congratulate: 118125 很闪,所以我尽量找个没有反射的方向,看起来有些黑 一共有26种通用的钢网,都是比较小间距的,最大的0.85间距,最小0.2间距。 夏天,不敢再手上把玩 ......
wstt 模拟电子
高速信号调理产品选型指导
通信容量的提升,设备端口支持的速率越来越高,从4G时代常见的单口10Gbps和25Gbps*4,到5G时代即将会部署的单口25Gbps,甚至50Gbps,以及56Gbps*8的400G应用。这必将对电路的设计提出了更高 ......
Aguilera 微控制器 MCU
大家都是怎么进行自己的职业规划的?
大家都是怎么进行自己的职业规划的?作为咱们这个行业,一般都是怎么规划自己的?现在25岁了,很迷茫,不知道以后的路应该往哪个方向走,希望大家给些建议。 ...
shijizai 聊聊、笑笑、闹闹
建议增加“稍后看”功能
在youtube上,有个功能叫“稍后看”有点类似于收藏。我觉得我们论坛可以加上这个功能。至少适用于这两种情况。 看了一半的帖子,但是太长了,还没看完了。加入“稍后看”,有时间再看。 一个 ......
zca123 为我们提建议&公告

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2541  2653  1335  1310  2019  47  10  12  20  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved