电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UB369M000DG

产品描述CMOS/TTL Output Clock Oscillator, 369MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UB369M000DG概述

CMOS/TTL Output Clock Oscillator, 369MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UB369M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率369 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
xilinx 时钟管理
大家好! 大家在ise里都是怎么来管理时钟的啊? ...
applelonger FPGA/CPLD
寻找合适的方案
大家好,我现在寻找一个ARM方案,ubuntu系统,CPU可以用6410,也可以是其他的,需要全套资料,最好是现成的方案,稍作修改就能用上的,价格可以谈,要求在深圳。详细的要求企鹅中谈,联系方式: ......
tryagain1 Linux开发
本人刚刚开始学习cadence virtuoso,发现只要原理图出现电感并联仿真就报错
本人刚刚开始学习cadence virtuoso,发现只要原理图出现电感并联仿真就报并联的电感形成短路回路的错,这是什么原因?我知道并联电感可以用一个电感代替,但就是单纯想知道为什么并联电感就会报 ......
非标准理工男 模拟电子
四台机子,一个打印机共享器.机子离共享器有七八米,可能连成共享打印机网络吗?
四台机子,一个打印机共享器.机子离共享器有七八米,可能连成共享打印机网络吗?...
chenjuntongxue 嵌入式系统
【POS机套件应用】之一 做个高效适配器
一、简单介绍 套件中的UCC28610,是一个很好的FLYBACK电源控制器,一改过去对MOSFET的G极驱动 为S极驱动。这样会使开关特性做得最佳,更重要的是,它的启动电阻可以取得很大,因为 ......
dontium 模拟与混合信号
arm+linux下传输视频,大家给推荐下无线网卡
我们在做无线视频监控,想使用无线网卡传送视频数据,不知道用什么网卡好,请大家帮忙给推荐下。要求如下: 1)arm+linux 2)GPRS 3)支持短信, 4)最好支持彩信或者提供相关的开发包(本 ......
dkhk131 Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2111  716  1473  1997  2309  57  38  20  28  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved