电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QB117M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 117MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QB117M000DGR概述

CMOS/TTL Output Clock Oscillator, 117MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QB117M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率117 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
豪华商务车思维求变
  凯迪拉克这个品牌为大多数中国消费者留下的印象一直是高高在上的总统专车,尤其是在本届奥运会上,布什的那辆凯迪拉克DTS防弹车确实让人记忆深刻,但凯迪拉克需要的绝不仅仅是“总统级专座” ......
sxiaweg 汽车电子
敷铜求助大神
pcb敷铜为什么会出现这样情况,求大神帮忙解答:)287912...
christy78 PCB设计
xbee-pro的请进
有用xbee-prode大侠吗,一起交流啊...
willzzm 无线连接
ST扩大STM32微控制器产品阵容,新增低闪存密度和48MHzUSB产品
意法半导体(ST)扩大STM32微控制器产品阵容,新增低闪存密度型产品和48MHzUSB基本型系列产品16KB闪存微控制器瞄准成本敏感型应用市场;全新USB基本型系列定位下一代联网电子产品,具有节省 ......
蛋骗鸡 stm32/stm8
PCB规则里面一般要设置哪些参数?通常值是多少?
比如电源线和地线宽度? 优先级什么的,到底什么情况下要设,设多大? 这其实是新手最关心的问题。 ...
zhudenghao PCB设计
WINCE串口问题
arm9平台,应用程序使用串口接收线程读取数据,主线程为界面操作;开始串口数据接收正常,连续操作界面后,串口不再接收数据,关闭程序重新启动,串口仍不能接收数据。重新启动系统后,串口功能 ......
bbc664 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1614  1771  2778  914  2169  59  47  4  23  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved