电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KB175M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 175MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KB175M000DGR概述

CMOS/TTL Output Clock Oscillator, 175MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KB175M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率175 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
“学模拟+《运算放大器噪声优化手册》03 Spice噪声分析
本帖最后由 dontium 于 2015-1-23 11:46 编辑 ti. 搜索TINA 可以下载到免费的TINA Spice电路仿真包。 Spice可以做DC,瞬态,频域分析,噪声分析等。此外还有很多TI模拟宏模型。 可以仿真运 ......
13854295907 模拟与混合信号
DSPF28335封装及元器件库 AD格式
DSPF28335封装及元器件库 AD格式 Tms230F28335封装,附带隔离式CAN/485/422收发器及系列芯片 378347378346 ...
Jacktang 微控制器 MCU
openssl在wince 5.0怎么编译啊?
小弟想在vs2005下对OpenSSL进行编译,有哪位高人知道,请告知一声,不胜感激~~...
zaq1 嵌入式系统
点阵液晶资料手册
点阵液晶资料手册...
maker 单片机
北京市密云黑龙潭风景区简介(组图)
简介   位于密云县石城乡境内,距市区100公里,地处万里长城重要关隘鹿皮关脚下,是一条以飞瀑、深潭为主的风景峡谷,兼有奇峰异石及长城古楼。黑龙潭坐落在密云石城镇鹿皮关西北面的一条全长 ......
maker 聊聊、笑笑、闹闹
请教香主,STM32 外部中断影响串口DMA的问题。
一个产品,用了4个外部中断口,PA0,PA1,PA2,PA3,下降沿触发,抢占式优先级都是1,相应优先级0-3排列。 另串口使用DMA发送数据。 操作是这样的,通电之后,串口接收一个命令后,不断的像上 ......
liang030704 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1189  2806  2115  1637  631  17  50  10  48  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved