电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC995M000DGR

产品描述LVDS Output Clock Oscillator, 995MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FC995M000DGR概述

LVDS Output Clock Oscillator, 995MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FC995M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率995 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EEWORLD大学堂----据说是比wi-fi快100倍的无线技术,一起来看看吧
据说是比wi-fi快100倍的无线技术,一起来看看吧:https://training.eeworld.com.cn/course/3620据传说,这种名叫“Li-Fi”的通信技术比Wi-Fi快一百倍,它是用光来传输网络的,一起来看看吧 >> ......
抛砖引玉 综合技术交流
哈哈哈!大家早上好啊!
哈哈哈!大家早上好啊! ...
fdhgdh11 聊聊、笑笑、闹闹
SWCLK SWDIO上下拉问题。
最近想不明白这个问题,SWCLK SWDIO 究竟是上拉还是下拉,几张图都不一样,没搞明白。 ...
CcKk PCB设计
实用资料——国外近距无线通讯设备规范及法律条文下载地资料
然短范围(SRD)设备的使用无需许可证,但是每个国家都有针对这些设备的不同的法律和规范。这些设备受到不同管理机构的管辖。本文旨在给出这些规定的概要并告诉读者如何在互联网上查找这些信息。 ......
吸铁石上 无线连接
升级你的eZ430-RF2500仿真器到最新eZ430-Chronos仿真器,可以仿真所有SBW MSP430哦
转自:http://www.ourdev.cn/bbs/bbs_content_all.jsp?bbs_sn=4316157 原始出处:http://processors.wiki.ti.com/index.php/EZ430_Emulator_Upgrade TI推出的eZ430-RF2500是一款非常优秀的RF开 ......
ch0721 微控制器 MCU
请教:IIS和UDA1341工作原理
L3-interface用来控制音量,低音等,怎么控制的,控制信号是什么信号?PWM脉冲波?还是其他的 ...
sgch 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2076  1609  208  13  2305  42  35  36  17  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved