电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA1264M00DGR

产品描述LVDS Output Clock Oscillator, 1264MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NA1264M00DGR概述

LVDS Output Clock Oscillator, 1264MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA1264M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1264 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
简简单单测量运算放大器
运算放大器是差分输入、单端输出的极高增益放大器,常用于高精度模拟电路,因此必须精确测量其性能。但在开环测量中,其开环增益可能高达107或更高,而拾取、杂散电流或塞贝克(热电偶)效应可 ......
电机知多少 电机控制
跪求大神帮助,关于F5529的
157621157622老师布置了一个题目如下第一张截图,我是负责软件部分的,要用430单片机f5529写DA输出,可调,显示,用C写。。方案如第二张截图,中间空白部分为单片机部分。。。我才开始接触430, ......
李雪莹 微控制器 MCU
MSP430F5529 CCS6.1.2编译问题
移植了一个程序,电脑端通过串口调试助手发送命令给430,然后430根据相应的命令控制LED的亮灭,但是到最后初始化程序通过不了,编译时也没出现错误提示,实在找不到问题所在原因,网上查资料说 ......
灞波儿奔 微控制器 MCU
Windows CEnet设备驱动程序开发研究.pdf
Windows CEnet设备驱动程序开发研究.pdf46512...
yuandayuan6999 单片机
47khz的3.3V的PWM波怎么转化成5V的PWM波
用430的TimeB输出3.3V的PWM波,接到RC滤波电路,模拟DAC,因为DAC最大电压要到5V,所以想把3.3V的PWM波转化成5V的。开始的做法是只用一个三极管(如图),用示波器测量发现,上升沿延时严重,导 ......
yushengjiexy 微控制器 MCU
MPEG4压缩的嵌入式实现
如果采用ARM9平台,移植linux操作系统,用xvid编码实现,不知道帧率如何? 如果用FPGA,采用sopc实现,没找到已有的MPEG ip核,可能工作量很大 想听一下大家的意见,谢谢...
gskinggs 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 289  2921  1446  1128  491  40  27  21  59  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved