电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB127M000DGR

产品描述LVPECL Output Clock Oscillator, 127MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RB127M000DGR概述

LVPECL Output Clock Oscillator, 127MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB127M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率127 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
进入低功耗模式如何唤醒
最近做一个项目,用到低功耗。进入低功耗模式,如何唤醒呢? 在例程里有通过按键唤醒的,可是板子上没有按键? 请问高手,如何唤醒呢?可不可以用定时器唤醒或者串口中断唤醒?谢谢! ...
chenbingjy stm32/stm8
充气鼠标,COOOL
53030笔记本的用户可能经常会碰到这个问题,带着笔记本出去的时候再带个鼠标,会比较麻烦。这款可以充气鼠标Jelly Click 就是专门为笔记本设计的。它就像一个气球,需要的时候,只要往里面吹两 ......
xyh_521 创意市集
2812AD采集问题
DSP2812问题: 以前AD采集数据正常,今天就不好使了,无论给他多少V的电压信号,输出总是在0.76左右,不知你有没有遇到这样的问题?郁闷呢...
岁月匆匆 微控制器 MCU
CB设计的线宽和电流计算方法
关于pcb线宽和电流的经验公式,关系表和软件网上有很多,在实际的PCB板设计中,需要综合考虑PCB板的大小,通过电流,选择一个合适的线宽。 PCB线宽与电流关系计算方法如下: 先计算Tra ......
ghp147258 PCB设计
EEWORLD感谢有你——flashria
1、2013年您在EEWORLD一共发表了多少主题帖(请点击我的话题-我的主题查看)回复了多少贴子(请点击我的话题-我的回复查看) 在EEWORLD一共发表了 7主题帖,回复了12贴子 发表的主题如下: ......
flashria 聊聊、笑笑、闹闹
点阵LCD驱动
希望对大家有用...
blueangell FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1270  770  454  853  1167  31  35  6  12  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved