电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB126M000DG

产品描述LVPECL Output Clock Oscillator, 126MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RB126M000DG概述

LVPECL Output Clock Oscillator, 126MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB126M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率126 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
谁用过FreeScale的i.MX31,ADS1.2中,中断搞不定啊!
我用FreeScale的i.MX31(ARM11)做嵌入式系统,在WinCE下能使用中断,但是winCE初始化中断的代码是看不到的! 我在ADS1.2中做BootLoader,中断调不出来!发生中断时,没有自动跳转到中断向量那里 ......
tosstaryt 嵌入式系统
怎样将BOOT1在系统复位后当作IO用?
起因是我的板子上少了一条IO输出线,说啥也找不到了,能通过跳线利用的只有BOOT1/PB2了,因为现在该脚通过一个电阻下拉到地上。隐约记得该引脚可以当作IO用而跟BOOT没关系,但是文档太多找 ......
hero362631780 stm32/stm8
谁有mc9ks08ka2的资料啊
谁有mc9ks08ka2的资料啊!还有开发环境 ...
zcs_zcs NXP MCU
08 IIC通信体验获取传感器数据
号外(相关文章): 【GD32L233C-START评测】02 上电及程序下载调试 【GD32L233C-START评测】03 LED操作和普通定时功能 【GD32L233C-START评测】04 外部中断与定时器PWM 【GD32L233 ......
秦天qintian0303 GD32 MCU
yaffs ubi文件系统的性能比较 知道的进 告诉我下
大家好 我想请问知道的盆友 yaffs文件系统和ubi文件系统的区别是什么啊 各自的优缺点是什么啊 选择哪个会好一点呢? ...
yanghelovehuang Microchip MCU
430
430的低功耗在手持通信设备上非常实用!...
chenxudonga1987 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 725  147  819  1445  365  9  30  19  15  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved