电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB743M000DGR

产品描述LVPECL Output Clock Oscillator, 743MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB743M000DGR概述

LVPECL Output Clock Oscillator, 743MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB743M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率743 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
萌新求教
各位大神,用stm32单片机编写一个程序(就是能够实现pwm波形带动电机转动的变频器)只要有这两个功能就够了:Sad: 求 各位大神帮帮忙 跪谢 ...
ssd1103 stm32/stm8
在evc中如何列出字体?
请问,在evc中如何列出字体?用EnumFontFamilies? 我用了EnumFontFamilies结果测试没有字体获得? 请问哪位大侠可以帮助我下,谢谢了!...
royalyuan 嵌入式系统
FPGA设计中是否需要逻辑分析仪?
本人刚涉及FPGA设计领域,最近在购买一些开发板器件,不知道逻辑分析仪用处大不?在淘宝上看到一家卖逻辑分析仪的,50元左右(逻辑分析仪 USB Saleae 24M 8CH 带缓冲芯片 支持1.1.15最新软件) ......
soccerman FPGA/CPLD
我要在WinCE下用VS.net开发PocketPC上的游戏,请问需要什么?
我要用WinCE和VS.net开发PocketPC上的游戏,这叫作嵌入式开发吧。请问需要什么? 我对这个完全陌生,也不知道具体是怎样的一种东西和流程,只是听上面的人说了一下。 需要用什么语言? ......
businiao0002007 嵌入式系统
如何进行绕线电感的测试
最近拿到一个公司新产品的电感,要求对其进行测试,看各项数据是否符合要求。如何进行测试? ...
rainer 测试/测量
求助,十万火急
楼主昨天装了ccs,今天一重启电脑,桌面图标都没有了,只剩下ccs和回收站,桌面上的文件也都没有了。找到图标创建快捷方式后,重启还是一样,有没有哪位大神知道是怎么回事。。。。跪谢...
俺会一直在 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2402  1977  177  1856  414  20  22  23  58  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved