电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EA669M000DG

产品描述LVPECL Output Clock Oscillator, 669MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EA669M000DG概述

LVPECL Output Clock Oscillator, 669MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EA669M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率669 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
CE下EXE文件图标丢失问题
在ce6.0下,可以看到U盘或者\windows文件夹里面的EXE文件自身的图标,但是复制到本地就只显示默认的应用程序图标了,自带的图标丢失了。 有人遇到这样的问题吗?...
geniusucky 嵌入式系统
深圳业展电子广纳贤士||期待你的加入
招聘岗位:技术支持工程师 需求部门:技术开发部(2名) 6K~10K元/月 岗位职责: 参与或主导新产品开发,协助销售部完成客户需求的技术导入; 负责产品的技术支持,及时解惑客户 ......
yezhan2019 求职招聘
关于1Mhz 电压跟随 求大神指点
论坛的大神们 求指点啊小弟现在在做电压跟随1MHZ的正弦信号,峰峰值-1~1V,但是一直没有找到合适的运放芯片,求大神指点啊~不胜感激啊~~~fengshuang90@126.com...
bitfengshuang 模拟电子
【雅特力AT32WB415系列蓝牙BLE 5.0 MCU】串口测试
AT32WB415系列产品中, 内置了3个通用同步/异步收发器(USART1, USART2,和USART3),和1个通用异步收发器(UART5)。其中USART3于芯片内部与无线蓝牙模块连接, UART5仅支持TX。 所有 ......
常见泽1 无线连接
定时/计数器实验2
在工作中计数通常会有两种要求:第一、将计数的值显示出来,第二、计数值到一定程度即中断报警。第一种如各种计数器、里程表,第二种如前面例中讲到的生产线上的计数。先看第一种吧。我们的 ......
rain 单片机
一段关于技术的对话,竟然让我们感动了!
最近突发奇想,随机找了几个朋友问了一个问题:在论坛,你最想看到的是什么?可以预见到的结果当然是 DIY分享、经验分享等,但是一个朋友(@Aragorn )的回复,竟然让我们感动了。 最想看的 ......
soso 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 751  626  2367  68  368  36  16  13  24  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved