电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC1347M00DG

产品描述LVDS Output Clock Oscillator, 1347MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC1347M00DG概述

LVDS Output Clock Oscillator, 1347MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC1347M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1347 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
示波器一个探头悬空也能显示波形,参考电位从哪里来?
数字示波器,刚刚实验快结束时拆线,一个探头已经被拆下,另一个探头还接着一条线,波形显示依然准确,不知道示波器的参考电位从哪里来的?求解惑。...
娃娃7 模拟电子
通用串行总线驱动
请教各位,我有一个USB设备,插入后会出现在->列表里。如何才能让这个驱动在未插入USB设备的时候也加载? 就是也出现在列表里。 比如有些设备,像蓝牙适配器虚拟出的COM口,即使不插入蓝牙 ......
sdsongge 嵌入式系统
怎么将ADC转换二进制码转换成非压缩BCD码存储.
在单片机的应用中用到ADC转换,为了将转换结果存储并显示输出,将二进制代码转换成非压缩BCD玛,假设我们用的是16位精度的ADC,转换结果为两字节二进制码分别存储在8051的R2, ......
zserfv8210 嵌入式系统
MSP430L092烧录方式用哪种?
大神们,现使用到MSP430L092这块芯片,请问这款推荐使用什么烧录方式?因为这款不支持SBW,没有TEST引脚。求解释,求办法。最好说明引脚接法,谢谢了。 ...
wz13625550312 微控制器 MCU
5G商用在路上啦,你准备好了没?
昨天,Qorvo在“5G商用启动,Qorvo万事俱备!”中,从手机端和5G基站两个方面给出了-5G商用启动了,下面具体看一下Qorvo的介绍吧。 先看手机端: 按照Qorvo手机事业部高级销售 ......
alan000345 无线连接
诚聘Wince 网络驱动程序开发人员
诚聘wince 5.0/6.0下 DM9000网络驱动程序开发人员,目前已经有源程序,但速率只能在10Mbps以下。希望你能将速率提高到10Mbps以上。工作地点在北京市海淀区。 联系方式:rsgw40@sohu.com...
akumax 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 870  2266  1846  431  950  33  32  58  34  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved