电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB202M000BGR

产品描述LVPECL Output Clock Oscillator, 202MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB202M000BGR概述

LVPECL Output Clock Oscillator, 202MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB202M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率202 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
寻求想做智能家居合作伙伴!要求熟悉arm或是单片机!
去年本人在DIY论坛发布了一个帖子,想做智能家居,得到许多朋友的关注和帮助,本人表示非常的感谢!现在本人智能家居的方案已经基本搞完,但是合伙人因为种种原因退出了!现在本人想再次寻找 ......
寒山飞雪 DIY/开源硬件专区
按键程序的编写
你可能会想:按键吗这个很简单啊,按下一个电平抬起一个电平根据io状态进入不同的处理就行了有什么复杂的? 不是这样的我问问你,你的按键灵敏有效吗?运行资源占用多少?能支持复合按键长按键功 ......
huo_hu 51单片机
一周好资源(嵌入式)五月第二周
uCos/III MDK工程 uCOS平台下的LwIP移植笔记 UCOS在VC6.0下的移植,将uCOS系统移植到VC6.0下,可以成功试用 STM32从零开始移植UCOS 一个轻量TCP/IP协议在移植在uCOS/II系统上运行 uCOS中文 ......
okhxyyo 嵌入式系统
请问版主,STM32的Jtck上拉到10K,有何坏处
不慎将JTCK上拉到10K,不知长时间运行有何坏处。 非常期待回复!...
jerrygang stm32/stm8
串口调试助手
本帖最后由 paulhyde 于 2014-9-15 09:27 编辑 前面在论坛里看见有人提议,特上传一个串口调试助手软件~~ ...
xianghong123 电子竞赛
KW40Z + NXP的BLE协议栈软件架构与应用层代码分析
1 NXP的BLE协议栈软件架构与应用层代码分析本章介绍了BLE协议栈软件架构,并重点分析了应用层的软件代码。1.1. BLE协议栈软件架构本文档学习KW40Z的BLE软件开发采用流行的IAR嵌入式开发软件。打 ......
mars4zhu NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1071  1831  890  638  1102  1  24  14  52  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved