电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA172M000BG

产品描述LVPECL Output Clock Oscillator, 172MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA172M000BG概述

LVPECL Output Clock Oscillator, 172MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA172M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率172 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
峰值检测电路
本帖最后由 paulhyde 于 2014-9-15 03:03 编辑 波形信号测量时用的峰值检测电路。 本帖最后由 open82977352 于 2010-2-6 09:32 编辑 ] ...
dzj874754 电子竞赛
有人使用过ADV7125吗?
本人在做一个VGA转换的设计,遇到adv7125芯片老是摆不平,转换老是不对。请使用过的朋友指点指点。我的qq:393715806...
karachi 嵌入式系统
有人做个BMP图片显示吗?SD卡储存!我有个问题急需解决!!
我做的BMP图片是在SD卡上储存~!但是我查看SD卡上的数据和用软件转换出来的数组数据不一样!我用的BMP是16位数据!!!!!...
zzl520 单片机
AVR入门实验-控制发光二极管
这是avr操作的基础实验,适合初学者,高手就别看了.功能极简单,就是让PA0脚控制一个发光二极管亮与灭.定时部分,我使用了定时器,主要是为了熟悉一下avr的定时器操作.在做完这个实验后,对avr的操作 ......
songrisi 嵌入式系统
多参加eeworld的活动是很棒的!
暑假参加LaunchPad的培训课程,不仅学到了很多东西!还意外收到了铁电开发板!以后要多参加一些有意义的活动!...
zhuzhiyong 微控制器 MCU
IQ解调中IQ两路增益失配以及相位失配如何测出
诸位同仁好! 在做IQ解调这方面研究,想要找出测量IQ增益失配和相位失配的方法,可以是软件模拟仿真等等。如若有人不吝赐教,不胜感激~~~ :) ...
我打这里走过 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 297  305  2292  773  2524  11  22  35  58  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved