电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA1048M00DGR

产品描述LVDS Output Clock Oscillator, 1048MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FA1048M00DGR概述

LVDS Output Clock Oscillator, 1048MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA1048M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1048 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
我在wince下,用C#开发系统,想对按扭进行自绘,请问谁做过,谢谢。
我在wince下,用C#开发系统,想对按扭进行自绘,请问谁做过,谢谢。...
蓝天白云 嵌入式系统
关于STM32_407输入捕获 脉冲计数 的疑问
本帖最后由 ligongxiaobie 于 2014-4-22 11:08 编辑 最近在用STM32做一个脉冲计数的任务,很简单,就是在一定时间内计算出有多少个脉冲,我是通过TIM3进行输入捕获,然后把记到的数 ......
ligongxiaobie stm32/stm8
运放+MOS管构成的恒流源问题
614949PWM是由单片机给出来的,频率20K,经过RC滤波后变为直流,也就是A点的电压为直流电压, 调试过程中的问题是,我不给PWM,也就是单片机的PWM口直接拉低,输出为零,但此时LED还是亮的, ......
S3S4S5S6 模拟电子
EEWORLD大学堂----电源设计小贴士41:DDR 内存电源
电源设计小贴士41:DDR 内存电源:https://training.eeworld.com.cn/course/132...
zhangjianee 电源技术
【晒心得】收到MSP-SA430-SUB1GHZ后之初应用
之前一直垂涎品牌射频分析仪,现在终于熬到了自个拥有了一台MSP-SA430-SUB1GHZ 的频谱分析仪,虽然是3个频段而不是全频段的,好在最近一直围绕着315M和433Mhz设计东东,想想也够了,即使有用到2 ......
dwwzl 微控制器 MCU
UART实现LIN通信问题
各位大神:请问下UART实现LIN通信是否必须要像串口转485通信一样需要一个转换芯片 ...
呵昵杨 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2114  849  585  1795  1037  12  48  15  58  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved