电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531TA128M000DGR

产品描述CMOS Output Clock Oscillator, 128MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531TA128M000DGR概述

CMOS Output Clock Oscillator, 128MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531TA128M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率128 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
用于机顶盒设计的高性能模拟开关
用于机顶盒设计的高性能模拟开关 引言随着机顶盒的设计加入更多新兴功能,如作为录象程序的硬盘、紧凑型闪存接口和视频点播 (VOD)机器,模拟开关在这类应用中继续得以广泛采用。选用正确的开 ......
feifei 嵌入式系统
关于1602
各位大神 今天看1602的 里面有关于8位 还有4位的 但是我不明白为什么在程序里面4位和8位的都写 而且这两种有什么区别吗 ?别嘲笑小白的无知 嘿嘿 ...
请叫我靓伟 51单片机
基于1302的时钟液晶128X64显示
好东西!!!!!!!!!!!!!!...
chenguang_happy 单片机
求助Linear LT6703迟滞比较器高低阈值计算
本帖最后由 duwei 于 2017-5-19 14:33 编辑 小弟新人,刚接触比较器,最近需要做一个超低功耗比较器,并且比较器的电源只能是给电容充电的电压,即电容的上升电压,目前选的是LInear的LT6703 ......
duwei 模拟电子
请教高手们LCD怎么选型?
准备做一个仪器,19英寸的1U机箱,我查了查,大概的前面板数据是: 长:480.57mm 宽:44.25mm 19英寸 = 482.6mm 要在上面显示时间:年-月-日-时-分-秒 以及系统的一些检测数据 准备使用 ......
liu21b 嵌入式系统
手机使用的是分组交换网络还是电路交换网络
手机使用的是分组交换网络还是电路交换网络?通话的时候?传递数据的时候?哪位大侠给指点下,谢谢!...
78900 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 373  442  2241  591  2217  24  49  34  53  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved