电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB888M000DGR

产品描述LVPECL Output Clock Oscillator, 888MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB888M000DGR概述

LVPECL Output Clock Oscillator, 888MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB888M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率888 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Proteus 8.3 sp1
本帖最后由 dcexpert 于 2015-9-11 21:14 编辑 已有8.3sp2版了,见Proteus 8.3sp2及绿色版。 嵌入式仿真软件Proteus的最新版(Proteus 8.3 SP1)。 207948 这个版本增强了CAD的功能 ......
dcexpert 单片机
proteus中的KEYPAD怎么连线?
204570 我要用上面那个键盘代替下面的行列式按钮 应该怎么连线呢? 我试过就这样直接连,但是没有反应, 或者能不能在下面的按钮上做一个标记,让别人能够知道哪个按钮代表哪一个值? ...
不要慌 51单片机
有个问题请教下各位大神
数字传输技术是在模拟消息数字化和()技术发展基础上建立起来了 抽样量化,相干调制,压缩编码,时分复用,应该选哪个? 不知道大神可以解释下其中这几种技术的区别? 问题来源于 ......
RFjohn 无线连接
PCB的问题
请问在AD9中顶层都禁用了,3D查看板时,焊盘怎么还是双面的,要怎样才能看到单面板的效果啊,就是只有一面有焊盘那种。...
dingji PCB设计
4G频率争夺越演越热
:D 随着社会经济的发展,无线电技术已经广泛应用于国民经济各行业,无线电应用对于各行业生产的推动作用将越来越明显,无线电管理涉及国民经济和国防建设的各个领域。正在日内瓦召开的2007年世 ......
liudong2008lldd 无线连接
20 13年全国大学生电子设计竞赛复测 通知
本帖最后由 paulhyde 于 2014-9-15 03:06 编辑 20 13年全国大学生电子设计竞赛复测 通知 ...
Scofiled19 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 595  1639  638  2769  1467  45  33  5  48  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved