电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB254M000DGR

产品描述LVPECL Output Clock Oscillator, 254MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB254M000DGR概述

LVPECL Output Clock Oscillator, 254MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB254M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率254 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ARM的开发步骤
ARM的开发步骤 ARM的开发步骤1. 做个最小系统板:如果你从没有做过ARM的开发,建议你一开始不要贪大求全,把所有的应用都做好,因为ARM的启动方式和dsp或单片机有所不同,往往会遇到各种问 ......
呱呱 ARM技术
单片机中数的表示及运算
(1)数制: 基数、十进制数、二进制数、十六进制数 (2)数制间的转换:十转二、二与十六互换 (3)二进制数之间的运算(与、或、异或等逻辑运算) (4)数据在单片机中的表示:无符号数 ......
Aguilera 微控制器 MCU
外部计数STM32 ETR计算频率问题
我用外部计数STM32 ETR计算频率,测量100K频率,用定时器2定时1S,定时器三PD2(TIM3_ETR)计数,计算公式f=n/t;测量出来的结果是9999 HZ,整整少了一位数字,这是什么原因呢,大家分析一下,谢 ......
阳光守望者 stm32/stm8
基于FPGA实现PCIE
求高手能讲解下,用FPGA实现PCIE总线接口,就是简单谈谈设计思路和实现方式...
zdd FPGA/CPLD
我国首次探测到亚毫米波段天体谱线信号
新华社西宁5月16日电(记者 陈静、钱荣) 由中科院紫金山天文台研制的移动式亚毫米波望远镜(POST)日前在青海德令哈观测站的试观测中,从猎户座分子云的方向成功地接收到了亚毫米波天体谱线信号。 ......
JasonYoo 无线连接
利用msp430f5525 的USB做了个触摸板驱动
使用触摸屏来作为类似于鼠标的上下左右,两个按键作为左右击,做了个类似于我们笔记本电脑的触摸板的东西,效果不出,是标准HID协议做的。给大家分享!...
wolyond 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2884  2873  2506  2607  72  7  45  32  19  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved