电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB353M000DG

产品描述LVPECL Output Clock Oscillator, 353MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB353M000DG概述

LVPECL Output Clock Oscillator, 353MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB353M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率353 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
5G将改变上网方式,以后一家一个小基站?
6月26日至28日,2019年世界移动通信大会(MWC)在上海召开,会展同时举行。记者在会展发现,CPE产品展示的比较多,另外,会议期间,有运营商发布了5G室内基站产品参考设计,这是什么趋势?以后 ......
freebsder 无线连接
学习之使用FPGA实现视频和图像处理设计
532183 ...
至芯科技FPGA大牛 FPGA/CPLD
对付服务器的罢工解决方案
网络在当今社会广泛流行,上网已成每天人们不可缺少的活动之一。网络的无奇不有,可以大胆的说只要你拥有了一台电脑,一根网线就可以纵观世界,博览全球资讯。这一切的幕后工作者,归功于服务器 ......
电力娃 无线连接
【课程推荐】+WEBENCH电源架构设计工具概述
本帖最后由 jiming 于 2016-6-25 09:43 编辑 以前设计小电源都是用的那几款常用的芯片,因为熟悉用起来方便不怎么敢用的新的芯片。只到TI的WEBENCH软件出现了,改变了好多啊,能自 ......
jiming 模拟与混合信号
vs2005 c# + wince 如何实现自动拨号?
vs2005 c# + wince 如何实现自动拨号?...
canon 嵌入式系统
关于28035 LIN模块的问题
不知道有没有大神用过LIN模块,如果实现RS232通信能否用次模块?我的板子上232串口是接在LINRX和LINTX脚上的,能否实现通信呢?之前怎么配寄存器都无法通信,由于LIN模块兼容SCI协议,也配成SCI ......
玉桐林 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2141  2421  237  512  1347  36  43  19  51  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved