电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

2220J1000123MXRE03

产品描述Feed Through Capacitor, 2 Function(s), 100V, EIA STD PACKAGE SIZE 2220
产品类别过滤器   
文件大小175KB,共4页
制造商Syfer
标准  
下载文档 详细参数 全文预览

2220J1000123MXRE03概述

Feed Through Capacitor, 2 Function(s), 100V, EIA STD PACKAGE SIZE 2220

2220J1000123MXRE03规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Syfer
Reach Compliance Codecompliant
ECCN代码EAR99
其他特性NICKEL BARRIER TERMINATION
电容12000 µF
滤波器类型FEED THROUGH CAPACITOR
高度2.5 mm
最小绝缘电阻10000 MΩ
JESD-609代码e3
长度5.7 mm
制造商序列号X2Y
安装类型SURFACE MOUNT
功能数量2
最高工作温度125 °C
最低工作温度-55 °C
包装方法REEL
物理尺寸L5.7XB5.0XH2.5 (mm)/L0.224XB0.197XH0.098 (inch)
额定电压100 V
端子面层Matte Tin (Sn) - with Nickel (Ni) barrier
宽度5 mm
Base Number Matches1

文档预览

下载PDF文档
Integrated
Passive Components
Balanced Line EMI Chip
X2Y
The Syfer Balanced Line Chip is a 3 terminal EMI chip device. The
revolutionary design provides simultaneous line-to-line and line-to-
ground filtering, using a single ceramic chip. In this way, differential
and common mode filtering are provided in one device. Capable of
replacing 2 or more conventional devices, it is ideal for balanced lines,
twisted pairs and dc motors, in automotive, audio, sensor and other
applications.
These filters can prove invaluable in meeting stringent EMC demands
particularly in automotive applications.
Specifications
Dielectric
Electrical Configuration
Capacitance Measurement
Typical Capacitance Matching
Temperature Rating
Dielectric Withstand Volage
Insulation Resistance
Termination Material
X7R or C0G/NP0
Multiple capacitance
At 1000hr point
Better than 5%
-55°C to 125°C
2.5 x Rated Volts for 5 secs.
Charging current limited to 50mA Max.
100Gohms or 1000s (whichever is the less)
100% matte tin over nickel
L
T
Advantages
Replaces 2 or 3 capacitors with one device
Matched capacitance line to ground on both lines
Low inductance due to cancellation effect
Capacitance line to line
Differential and common mode attenuation
Effects of temperature and voltage variation eliminated
Effect of ageing equal on both lines
High current capability
W
L1
L2
INPUT 1
A
C1
GROUND
C1
C2
A
Applications
Balanced lines
Twisted pairs
EMI Suppression on DC motors
Sensor/transducer applications
Wireless communications
Audio
INPUT 2
B
B
Chip
Size
0603*
0805
1206
1410
1812
2220
L
1.6±0.2 (0.063±0.008)
2.0±0.3 (0.08±0.012)
3.2±0.3 (0.126±0.012)
3.6±0.3 (0.14±0.012)
4.5±0.35 (0.18±0.014)
5.7±0.4 (0.22±0.016)
W
0.8±0.2 (0.03±0.008)
1.25±0.2 (0.05±0.008)
1.60±0.2 (0.063±0.008)
2.5±0.3 (0.1±0.012)
3.2±0.3 (0.126±0.012)
5.0±0.4 (0.2±0.016)
T
0.5±0.15 (0.02±0.006)
1.0±0.15 (0.04±0.006)
1.1±0.2 (0.043±0.008)
2 max. (0.08 max.)
2 max. (0.08 max.)
2.5 max. (0.1 max.)
L1
0.3±0.2 (0.012±0.008)
0.5±0.25 (0.02±0.01)
0.95±0.3 (0.037±0.012)
1.20±0.3 (0.047±0.012)
1.5±0.35 (0.06±0.014)
2.25±0.4 (0.09±0.016)
L2
0.2±0.1 (0.008±0.004)
0.3±0.15 (0.012±0.006)
0.5±0.25 (0.02±0.01)
0.5±0.25 (0.02±0.01)
0.5±0.25 (0.02±0.01)
0.75±0.25 (0.03±0.01)
Recommended Solder Lands
Insertion Loss Characteristics (common mode)
Typical 50 ohm system
80
220nF
4.7nF
2.2nF
1nF
470pF
220pF
100pF
47pF
22pF
B
C
A
Insertion Loss (dB)
60
100nF
47nF
22nF
D
40
10nF
Chip Size
0603*
0805
1206
1410
1812
2220
A
0.6 (0.024)
0.95 (0.037)
1.2 (0.047)
2.05 (0.08)
2.65 (0.104)
4.15 (0.163)
Dimensions mm (inches)
B
C
D
0.6 (0.024) 0.4 (0.016) 0.2 (0.008)
0.9 (0.035) 0.3 (0.012) 0.4 (0.016)
0.9 (0.035) 0.6 (0.024) 0.8 (0.03)
1.0 (0.04) 0.7 (0.028) 0.9 (0.035)
1.4 (0.055) 0.8 (0.03) 1.4 (0.055)
1.4 (0.055) 1.2 (0.047) 1.8 (0.071)
20
0
0.1
1
10
100
1000
Frequency (MHz)
*
The 0603 chip size is a development item. All technical information should
be considered provisional and subject to change. Refer to Sales office.
FILTSMX2Y.ver2
notes
有没有能够通过下面一段话画出逻辑框图啊
假设中值滤波使用的邻域为3*3,那么就需要知道9个数据。 同一行相邻的数据可以通过设置多个寄存器获取。 同一列的相邻数据的获取可以使用一个行缓存LineBuffer获取,行缓存的头部是ROM中流出 ......
魔人布欧01 FPGA/CPLD
FPGA培训
一、课程介绍 在通信和图像处理应用中,需要强大的数字信号处理(Digital Signal Processing,DSP)能力。当最快的数字信号处理器(DSP)仍无法达到速度要求时,其选择除了增加处理器的数 ......
yanchao05 嵌入式系统
电子标签的工作原理
RFID技术的基本工作原理并不复杂:标签进入磁场后,接收解读器发出的射频信号,凭借感应电流所获得的能量发送出存储在芯片中的产品信息(PassiveTag,无源标签或被动标签),或者主动发送某 ......
Jacktang 无线连接
Windows CENET环境下的流接口驱动程序开发.pdf
Windows CENET环境下的流接口驱动程序开发.pdf46346...
yuandayuan6999 单片机
基于FPGA的多路回声消除算法的实现
基于FPGA的多路回声消除算法的实现 中文期刊文章 作  者:尹邦政 朱静 毛茅 作者机构:广州广哈通信股份有限公司,广东广州510663;广州大学实验中心,广东广州510006 出 版 物:《科技 ......
大辉哥0614 FPGA/CPLD
matlab第五课-符号变量的微分
这个有点复杂,慢慢来看! 本帖最后由 gaoxiao 于 2009-6-13 21:44 编辑 ]...
gaoxiao 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1093  2463  1590  1196  1224  53  56  37  57  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved