电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA523M000DGR

产品描述LVPECL Output Clock Oscillator, 523MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA523M000DGR概述

LVPECL Output Clock Oscillator, 523MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA523M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率523 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问一个概念?
/* 设置系统的运行速度为300MHz */ PLL_setFreq(1, 0xF, 0, 1, 3, 3, 0) 请问这是怎么看出来\"系统的运行速度为300MHz \"??? 我在帮助文档中只看到是这样定义的\"PLL_setFreq (1, 2) ......
asdfjkl12345 模拟与混合信号
这段eVC程序哪里错了呢?怎么解决呢?
下面的程序是为了创建一个.txt文件,但是运行后却显示内存溢出... 请各位高手看看那里错了吧。。。小弟感激不尽... CFileDialog cFd(FALSE); CFile file; CString FileName; if (IDOK= ......
gujingyangguang 嵌入式系统
求助:电容式触摸开关解决方案
求助几种电容式触摸开关解决方案...
sudasj 模拟电子
关于SQL CE 与SQL server的数据同步问题
SQL CE数据库与PC上SQL server的数据同步,微软提供的RDA很不好用,每次执行PULL方法须保证PDA上没有相应的数据表。请问有没什么好的方法啊。。?...
jerrytian 嵌入式系统
EEWORLD大学堂----采用Altera FPGA实现宽动态范围图像传感器流水线和视频分析
采用Altera FPGA实现宽动态范围图像传感器流水线和视频分析:https://training.eeworld.com.cn/course/2077? ? 新一代宽动态范围(WDR)传感器结合新兴的IP (互联网协议)摄像机市场,给摄像机生产 ......
chenyy FPGA/CPLD
小沈阳到底 低俗了谁
最近看到美国人居然也来关注小沈阳了,这的确是一种跨国际的娱乐新闻。不过给小沈阳冠以“最低俗的中国人”。看后我不禁一笑。小沈阳真的低俗到了那种地步? 大家回忆一下,几年前活跃在电视荧 ......
murray 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1044  2456  1726  868  480  43  22  56  8  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved