电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA1343M00BGR

产品描述LVPECL Output Clock Oscillator, 1343MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA1343M00BGR概述

LVPECL Output Clock Oscillator, 1343MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA1343M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1343 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
mobile下StreamWriter.Dispose()问题
我在PC机上写了一个日志线程类, 换到mobile上时,提示StreamWriter.Dispose()不可访问,因为它受保护级别限制。 我把这句注释后,程序能运行,退出后资源未释放完,程序未不能完全退出 ......
hoyden 嵌入式系统
无限大的芯片
芯片非得做小吗?3纳米1纳米甚至0.几纳米或更小吗?突发奇想,可不可以反其道而行之?制作若干个暂时姑且称之为无限大的芯片,每个手机信号基站都配备,同时发射芯片信号,每个手机汽车等等需要 ......
zhouz6631 国产芯片交流
氧化锌非线性电阻测试电源系统
摘要:氧化锌非线性电阻广泛用于电力系统过压保护和浪涌能量吸收。研究了一种对其进行测试的电源。测试电源用容量电抗器来提供非线性电阻测试所需要的浪涌能量。试验结果表明,测试电源工作可靠 ......
hero 电源技术
仿真VCD文件系统任务的问题
我看夏宇闻老师的书第97页有个例子,我打算做一下,可是不成功 代码: `timescale 1 ns/ 1 ps module LAMP_vlg_tst(); // constants // general purpose registers reg eachvec ......
chenbingjy FPGA/CPLD
求助。。关于LED数码管问题
各位大大好,我是超级新手。问个很白的问题。我在一设计图中看到有人用74ls160的四个输出端接7段数码管四个引脚,但7段数码管不是有abcdefg等10个脚的?怎么那个图上的是4个引脚?(发不了图, ......
Jinn 模拟电子
EEWORLD大学堂----从零开始写容器
从零开始写容器:https://training.eeworld.com.cn/course/5316从零开始写容器...
木犯001号 DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1755  1650  1809  1957  2851  15  17  7  10  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved