电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB679M000BG

产品描述LVPECL Output Clock Oscillator, 679MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB679M000BG概述

LVPECL Output Clock Oscillator, 679MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB679M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率679 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
小妹求助C编程,感激涕零!
下面是大体程序: (还需要实现的功能有:加入乘法和除法运算;能够连续运算;支持浮点数;你认为必要的更进一步完善。因为是按实验箱的按钮做的,与常规计算器不大一样。不过加法减法已经运行 ......
245016767 嵌入式系统
关于我们这一代人就业的一点理性思考
咱们这一代人,比我大5岁一直到比我小5岁的所有人,也就是80后的人,赶上人口高峰,竞争非常激烈,说白了就是美国的婴儿潮。这是历史规律,谁也没办法,主席也没办法。 婴儿潮的特点,就是 ......
bwandmff FPGA/CPLD
这是关于IGBT下管误开通保护的设计文献大家看了来讨论讨论
Tutorial mitigating parasitic turn on...
安_然 模拟电子
水下航行器应该如何接地
求教水下航行器应该如何接地?负极接机壳?浮地?还是其他? 请各位大神赐教...
dspic30 电源技术
请教 ,wince下,BitBlt 与 系统声音
在程序中,非WM_PAINT的处理中,使用BitBlt将一张bmp图片作为背景显示,会触发系统点击鼠标声音,请问这是什么原因! 现象: 在程序中,将BitBlt语句注释掉,可听点击声 一次; 若有BitBlt ......
cocojy 嵌入式系统
ST-LINKIII
ST-LINK III 是否支持 STM8 和STM32F全序列 包括107 有什么限制的吗?哪有关于它的手册简绍或者下载...
asinc stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2667  617  2254  562  432  31  4  6  41  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved