电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC1078M00DGR

产品描述LVDS Output Clock Oscillator, 1078MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC1078M00DGR概述

LVDS Output Clock Oscillator, 1078MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC1078M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1078 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
物联网应用凸显IP地址资源紧缺
在近日举行的2010全球IPv6下一代互联网高峰会议上,物联网再度成为热点。不过这次专家讨论的焦点不是物联网的美好未来,而是物联网必须面对的一个紧迫问题:IPv4地址资源即将耗尽,我国必须尽快 ......
吸铁石上 无线连接
请教一下图中电阻的作用
176695请教一下,图中的电阻有什么作用 eeworldpostqq...
瓷娃娃 电源技术
怎么改善1PPS上升沿
FPGA输出的脉宽10ms的脉冲信号经过驱动芯片输出,输出信号上升沿怎么改善,保证上升时间<1ns,输出电平5V。 ...
nanasong 模拟电子
【拓普微智能显示模块测评】10.综合实验-基于NUCLEO-F746ZG电机开发应用
之前申请显示屏的时候就想着把NUCLEO-F746ZG电机开发应用做成产品类型,不用飞线,看着也好看一点。这不,经过一个星期的构思、画图、激光切割、焊接、材料采购,调试。 终于,终于,有模有 ......
annysky2012 测试/测量
过年后公司裁员会出现
过年很开心,但是过年后又会有许多公司裁员,,大家怎么看,,,,,,,,,,上海有许多公司裁员很积极,,,,,深圳,苏州,北京,广州不清楚,,,,,,,有些毕业到上海来打工的日子一年比一年不好过啊 ...
maoshen 聊聊、笑笑、闹闹
一周好资源(PCB类)——五月第一周
FPM_0.080封装生成器35个经典模拟电路仿真 精彩贴片集成电路的焊接图文教程 CADENCE高速电路板设计与仿真(原理图与PCB设计-第4版) 常用PCB封装库.rar 手把手教你开关电源PCB排版+19页+0.2M. ......
okhxyyo PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2014  1245  211  1082  1252  35  23  9  24  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved