电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

71V3577YS65BQ8

产品描述Cache SRAM, 128KX36, 6.5ns, CMOS, PBGA165, FBGA-165
产品类别存储   
文件大小622KB,共22页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

71V3577YS65BQ8概述

Cache SRAM, 128KX36, 6.5ns, CMOS, PBGA165, FBGA-165

71V3577YS65BQ8规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码BGA
包装说明FBGA-165
针数165
Reach Compliance Codenot_compliant
ECCN代码3A991
最长访问时间6.5 ns
其他特性FLOW-THROUGH ARCHITECTURE
最大时钟频率 (fCLK)133 MHz
I/O 类型COMMON
JESD-30 代码R-PBGA-B165
JESD-609代码e0
长度15 mm
内存密度4718592 bit
内存集成电路类型CACHE SRAM
内存宽度36
湿度敏感等级3
功能数量1
端子数量165
字数131072 words
字数代码128000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织128KX36
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TBGA
封装等效代码BGA165,11X15,40
封装形状RECTANGULAR
封装形式GRID ARRAY, THIN PROFILE
并行/串行PARALLEL
电源3.3 V
认证状态Not Qualified
座面最大高度1.2 mm
最大待机电流0.03 A
最小待机电流3.14 V
最大压摆率0.3 mA
最大供电电压 (Vsup)3.465 V
最小供电电压 (Vsup)3.135 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
宽度13 mm
Base Number Matches1

文档预览

下载PDF文档
128K X 36, 256K X 18
3.3V Synchronous SRAMs
3.3V I/O, Flow-Through Outputs
Burst Counter, Single Cycle Deselect
Features
IDT71V3577YS
IDT71V3579YS
IDT71V3577YSA
IDT71V3579YSA
Description
The IDT71V3577/79 are high-speed SRAMs organized as
128K x 36/256K x 18. The IDT71V3577/79 SRAMs contain write, data,
address and control registers. There are no registers in the data output
path (flow-through architecture). Internal logic allows the SRAM to gen-
erate a self-timed write based upon a decision which can be left until the
end of the write cycle.
The burst mode feature offers the highest level of performance to the
system designer, as the IDT71V3577/79 can provide four cycles of data
for a single address presented to the SRAM. An internal burst address
counter accepts the first cycle address from the processor, initiating the
access sequence. The first cycle of output data will flow-through from the
array after a clock-to-data access time delay from the rising clock edge of
the same cycle. If burst mode operation is selected (ADV=LOW), the
subsequent three cycles of output data will be available to the user on the
next three rising clock edges. The order of these three addresses are
defined by the internal burst counter and the
LBO
input pin.
The IDT71V3577/79 SRAMs utilize IDT’s latest high-performance
CMOS process and are packaged in a JEDEC standard 14mm x 20mm
100-pin thin plastic quad flatpack (TQFP) as well as a 119 ball grid array
(BGA) and a 165 fine pitch ball grid array (fBGA).
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Output
Input
Input
I/O
Supply
Supply
Synchronous
Synchronous
Synchronous
Asynchronous
Synchronous
Synchronous
Synchronous
N/A
Synchronous
Synchronous
Synchronous
DC
Synchronous
Synchronous
N/A
Synchronous
Asynchronous
Asynchronous
Synchronous
N/A
N/A
128K x 36, 256K x 18 memory configurations
Supports fast access times:
Commercial:
– 6.5ns up to 133MHz clock frequency
– 7.5ns up to 117MHz clock frequency
Commercial and Industrial:
– 8.0ns up to 100MHz clock frequency
– 8.5ns up to 87MHz clock frequency
LBO
input selects interleaved or linear burst mode
Self-timed write cycle with global write control (GW), byte write
enable (BWE), and byte writes (BWx)
3.3V core power supply
Power down controlled by ZZ input
3.3V I/O
Optional - Boundary Scan JTAG Interface (IEEE 1149.1
compliant)
Packaged in a JEDEC Standard 100-pin plastic thin quad
flatpack (TQFP), 119 ball grid array (BGA) and 165 fine pitch ball
grid array
Pin Description Summary
A
0
-A
17
CE
CS
0
,
CS
1
OE
GW
BWE
BW
1
,
BW
2
,
BW
3
,
BW
4
(1)
CLK
ADV
ADSC
ADSP
LBO
TMS
TDI
TCK
TDO
TRST
ZZ
I/O
0
-I/O
31
, I/O
P1
-I/O
P4
V
DD
, V
DDQ
V
SS
Address Inputs
Chip Enable
Chip Selects
Output Enable
Global Write Enable
Byte Write Enable
Individual Byte Write Selects
Clock
Burst Address Advance
Address Status (Cache Controller)
Address Status (Processor)
Linear / Interleaved Burst Order
Test Mode Select
Test Data Input
Test Clock
Test Data Output
JTAG Reset (Optional)
Sleep Mode
Data Input / Output
Core Power, I/O Power
Ground
NOTE:
1.
BW
3
and
BW
4
are not applicable for the IDT71V3579.
1
©2004 Integrated Device Technology, Inc.
JANUARY 2004
DSC-6450/00
6450tbl 01
金龙电子FAE李新平(负责Marvell系列产品,支持PXA270,PXA3XX系列CPU)
大家好,我是金龙电子的FAE 李新平,专门负责Marvell Xscale系列CPU的技术支持,目前金龙电子在Marvell产品线上提供对PXA255,PXA270,PXA300,PXA310,PXA320等CPU的技术支持以及芯片销售.如果大家需 ......
wto4tnt 嵌入式系统
【参考设计】关于断路器的方案
本帖最后由 qwqwqw2088 于 2020-1-29 10:30 编辑 设计注意事项 我们的集成电路和参考设计可创建能够快速检测故障、通过有线和无线接口可靠地进行通信并高效地通过线路发电的断路器,从而 ......
qwqwqw2088 模拟与混合信号
【NXP Rapid IoT评测】+基于web的快速设计必学内容
NXP Rapid IoT基于web的快速设计平台还是不错的,这个平台是由Atmosphere提供的,在Atmosphere的网站上比NXP网站介绍的更系统和祥细。 What is Atmosphere? https://developer.atmosphereio ......
bjemt 无线连接
线性NTC温度传感器使用指南
线 性NTC温 度 传 感 器/温度补偿元件使 用 指 南1.什么是线性NTC温度传感器? 线性温度传感器就是线性化输出的负温度系数(简称NTC)热敏元件,它实际上是一种线性温度-电压转换元件,就是说 ......
tonytyping 传感器
验证未测试功能的RTL缓冲器插入和故障分级技术
目前,集成电路的设计周期要求更短,但是规模却更大,结构更复杂,提高芯片的测试覆盖率成为人们关注的焦点之一,本文介绍的缓冲器插入工具可以通过基于RTL的SSAF分级技术有效地提高测试覆盖率 ......
26979746 DSP 与 ARM 处理器
8025频繁复位,时钟会不会慢
8025要求通讯在0.95秒完成,假如没有完成,8025总线时间溢出复位,会不会导致8025时钟变慢呢???大侠们分析一下吧 ...
newnew0601 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 406  1935  474  2862  2837  10  25  31  15  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved