电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SC1228M00DGR

产品描述LVDS Output Clock Oscillator, 1228MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SC1228M00DGR概述

LVDS Output Clock Oscillator, 1228MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SC1228M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1228 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
485通信双方需要接地线吗?
在网上看到这样一句话:RS-485通信双方的地电位差要求小于1V。 我量了自己的主机和从机之间的地电位差为1.9V,是不是因为这个原因才导致无**常通信的呢?...
liaoyl412823591 stm32/stm8
我的socket传输数据问题
各位大侠我都要抓狂了。用socket在Arm7开发板与PC进行通信。 Arm7端的接收PC机发来的字符串 iRecv=recvfrom(ClientSock_in, (char *)RecvData, 8, 0, (struct sockaddr*)&cliaddr_in, ......
zhaozhuang 嵌入式系统
STM32F100系列市场上有了吗?
我尤其关注STM32F100V8...
ruiurijunxian stm32/stm8
PCB设计中的接地
请各位老师帮我解释一下,在PCB设计中“一点接地”和“多点接地”是什么意思?有点乱!还有就是数字地和模拟地应分开,那么为什么还要仅在系统一点上把两种“地”连接起来?谢谢了...
ywwei456 PCB设计
电源电量监测
有谁用过电源电量监测类的IC或者方案,我找到一款,LTC2943但是没有用过,不知道有没有人用过这款IC,这款芯片该怎么使用,有谁能帮帮忙,谢谢大家 附件是这款芯片的DATASHEET ...
曹伟1993 电源技术
“隐身衣”有可能在近期问世
新华社洛杉矶5月27日电 美国和英国科学家最近完成了视觉隐身技术的原理研究。科学家称,只要制造出性能合适的材料,实用的“隐身衣”完全可能在近期问世。美国杜克大学和英国伦敦帝国学院科学家 ......
JasonYoo 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1809  2737  370  1119  1188  47  56  52  17  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved