电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MC1330M00DGR

产品描述LVPECL Output Clock Oscillator, 1330MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MC1330M00DGR概述

LVPECL Output Clock Oscillator, 1330MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MC1330M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1330 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
学习LM3S811有感
来分享一下我学习LM3S811的趣事…… 我是通过参加TI M3 DAY 获得LM3S811评估板的,拿到板子后心情很是激动,于是就立刻投入了学习中。 开始没有看任何PDF的介绍就尝试着把软件附带的例程下载 ......
逆风飞翔 微控制器 MCU
X86平台下硬件寄存器映射
在X86平台下硬件寄存器可以映射到IO地址空间也可以映射到物理地址空间,那硬件寄存器又是怎样实现不同的映射的了? 一个硬件寄存器我又如何区分是那一种映射了?...
bawgijfd 嵌入式系统
喷血跪求国内传感器厂家行情
各位大虾,哪位有国内主流传感器厂家的排名情况和各自特点的介绍啊,小弟在此喷血急等哈...
ganary@sina.com 传感器
MapleKing1990——至芯科技FPGA开发板学习心得
149000149001 非常高兴可以和大家分享自己的心得体会。因为自己学习fpga已经有一段时间了,所以基本上板子的实验都可以做的出来,不过还是有几个实验没有做过,我就参考了程序做了一遍。首先是A ......
fpgaw FPGA/CPLD
七步制作复古蓝牙无绳电话
  蓝牙耳机现在十分普遍了,均价大概在一两百左右,山寨的更便宜一些。对于DIYer 们来说是个好消息,因为可以拿它们进行各种玩了。有位大哥爱在复古的东西身上加点儿现代感,于是DIY了一个复 ......
凯哥 创意市集
【数据手册】已经发布的STM8S产品数据手册中文参考译文
所有已经发布的STM8S产品数据手册中文参考译文,可以在ST的中文网站下载:STM8S103xx系列数据手册(2009年4月发布)STM8S105xx系列数据手册(2009年2月发布)STM8S207xx、STM8S208xx系列数据手 ......
dudu2000 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2394  2357  433  2208  2271  49  48  9  45  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved