电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DB1384M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1384MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DB1384M00DGR概述

CMOS/TTL Output Clock Oscillator, 1384MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DB1384M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1384 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【CN0061】利用低失真差分ADC驱动器AD8138实现直流耦合、单端转差分转换
电路功能与优势 本电路可对4.2 MSPS、14位SAR型ADC AD7357的双极性输入信号进行直流耦合、单端转差分转换。该电路能够提供充足的建立时间和低阻抗,从而确保AD7357实现最高性能。 83565...
EEWORLD社区 ADI 工业技术
历年全国大学生电子设计竞赛题目下载
413774 回帖是对发帖的一种鼓励! 413773 413772 ...
sigma 电子竞赛
wince下如何捕获异常??
使用下面方法不起作用。 try { } catch(CArchiveException e) { } 请问怎么做?谢谢!!!...
tianweiming 嵌入式系统
关于nrf52810一发多收的异常问题,希望大神帮帮忙
如题,我在使用nrf52810一对一发送数据时,接收机A可以正常接收;现准备一个接收机B,烧录和接收机A相同的固件,地址和信道也设置一样,当接收机A和接收机B放一起时,只有一个接收机能收到发射 ......
hqt_1995 无线连接
为什么手机上的去耦电容用33P+10P ?
可能大家注意到了,手机或相当设备上,在音频的去耦上,习惯用33P及10P的电容。 理论上说,用瓷片电容,容量越大去耦效果越好。实际中,104的电容与33P的电容价格是一样的。 为什么要用33P ......
dontium 模拟电子
可编程系统级芯片强势发展,赛普拉斯推波助澜
赛普拉斯半导体公司(Cypress Semiconductor)近日宣布,其可编程系统级芯片(Programmable System-on-Chip,PSoC)混合信号阵列器件的销售量已突破5,000万片,充分证明这种高性能、经济效益型 ......
david 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2213  420  103  1541  1461  41  26  14  39  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved