电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QA74M0000DGR

产品描述CMOS/TTL Output Clock Oscillator, 74MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QA74M0000DGR概述

CMOS/TTL Output Clock Oscillator, 74MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QA74M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率74 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
谁有foundation4
现在xilinx下不到了。有个以前的工程需要使用它打开。有的人请提供一下,万分感谢! ...
jiangpin FPGA/CPLD
射频滤波器设计全方位考量
射频(RF)滤波器设计持续面临电气、机械和环境等方面的挑战。例如系统必须符合规定的外观尺寸大小、环境温度会左右滤波器的频率响应飘移、机壳材料也会影响滤波器的性能表现。设计人员必须从一开 ......
btty038 无线连接
mstar705
谢谢分享,赞......................{:1_103:}{:1_103:}{:1_103:}{:1_103:}{:1_103:}...
libinyang 下载中心专版
7805的电容问题。
不知道大家平时有没有注意到7805前后的电容问题?前面和后面的电解电容应该怎样取值呢?如果只有一个,应该装在前面还是后面呢? 53008 本帖最后由 zhaojun_xf 于 2010-9-2 11:22 编辑 ]...
zhaojun_xf 分立器件
【秘密消息】【09国家电子设计大赛预测】
本帖最后由 paulhyde 于 2014-9-15 08:55 编辑 首先, 09年题目应该与往年差异不大。无非是仪器类、电源类、放大器类、控制类等几大块。所以现在老师用以前的训练模式给学生打基础应该没什么问 ......
sym2008 电子竞赛
步进电机的问题
我想用单片机来控制两个步进电机,使他们能够独立工作,两个都是三相六拍,每个都有A,B,C三相,所以只要用一个口中的三位就能控制一个,问题是能不能不只用一个口(假如P0)就能控制两个,而 ......
okinto0924 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1105  1738  1724  2450  332  23  35  50  7  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved