电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QA393M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 393MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QA393M000DGR概述

CMOS/TTL Output Clock Oscillator, 393MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QA393M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率393 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
仪表放大器及应用
详细介绍了仪表放大器及应用,难得资料哦...
wmmx 模拟电子
关于调试时的一个低功耗问题
写低功耗测试程序时,遇到下面的问题,不得其解。希望有高手解答。 截图是程序调试时的图 118233 我在进入低功耗模式后的语句加上断点,然后全速运行,程序是不会到达断点处的。 但是我一按 ......
abclixu123 无线连接
特斯拉遭遇强敌,宝马i计划落地中国
4月20日,北京车展期间,特斯拉CEO艾伦·马斯克(Elon Musk)被两件事牵扯得没时间进展馆:一是应对中国媒体对“订单门”炮轰,二是发动一切人脉关系为特斯拉的国产化和充电基建设施铺路。此时, ......
azhiking 能源基础设施
VS2005 开发WINCE 5.0程序PictureBox加载图片时异常
VS2005 开发WINCE 5.0程序PictureBox加载图片时异常...
cclinyes 嵌入式系统
在Linux终端下不常用但很有用的查询命令
一、查看系统版本信息的命令   几种查看Linux版本信息的方法:   1. uname -a   2. cat /proc/version   3. cat /etc/issue   4. lsb_release -a   详解 l ......
songbo Linux开发
如何编写driver 的SDK,提供客户使用 ?
各位大虾,我现在有一个driver的source code,这个driver有提供IIC 和GPIO,我要根据这个Driver source code编写一个SDK(比如写成COM组件或者一个DLL),提供客户使用,通过这个SDK,客户可以 ......
烟头小徐 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1151  281  1305  2811  1652  27  30  41  47  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved