电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KC478M000DG

产品描述CMOS/TTL Output Clock Oscillator, 478MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KC478M000DG概述

CMOS/TTL Output Clock Oscillator, 478MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KC478M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率478 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
S3C2440+WinCE6.0电源设置为什么不能保存?
在S3C2440硬件平台上设置WinCE6.0的电源属性后,禁止用户空闲、系统空闲和挂起状态,下次开机却不能保存这些设置,是否要进行OAL代码的修改,如何修改?...
raphael84 嵌入式系统
请教大哥们EP3C10E144C8N与EP3C5E144C8N有什么区别吗!
请教大哥们EP3C10E144C8N与EP3C5E144C8N有什么区别吗!~~~~~~~~~如题...
lp3861052 FPGA/CPLD
SiGe晶体管工作频率达500GHz(图)
作者:——Christina Nickolas  日期:2006-9-1  来源:今日电子 来自IBM和佐治亚理工大学(Georgia Institute of Technology)的研究人员近日宣布,他们研发的基于SiGe工艺的晶体管工作频率 ......
fighting 模拟电子
求助:关于AD,DA芯片的选择问题!
求助:我要设计一款液晶的驱动电路,选择的液晶为sony公司的LCX026,使用FPGA作为总的数据处理和时钟控制,同时要使用到AD,DA芯片作为图像的处理芯片。我参考了一篇论文,它使用的AD,DA芯片为A ......
lindazhang 嵌入式系统
perl中如何获得html表单中的信息
如题,我是新手,外加菜鸟,外行人,问个简单的问题 比如说用get和post方法在html中有一个文本输入框,输入信息后提交,提交后不是进到cgi文件里面去啦,那要怎么样得到前面输入的文本框中的字 ......
情为谁牵 嵌入式系统
cc3200接哪款GPS模块最合适,最匹配?
问下,想给CC3200接个GPS模块,网上的gps模块的接口都不一样,应该接什么型号的gps模块呢? ...
Shadow_wong 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 508  2690  2689  1302  2396  31  25  27  14  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved