电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531JC23M0000DGR

产品描述CMOS Output Clock Oscillator, 23MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531JC23M0000DGR概述

CMOS Output Clock Oscillator, 23MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531JC23M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率23 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
CAN总线的电路设计
看了一些资料,貌似用PCA82C250芯片的CAN总线电路都是加了光耦隔离,但是我看TI开发板上用SN65HVD1050D芯片,电路中没有加光耦隔离。想问问是因为芯片的原因,还是说TI开发板就没有管光耦隔离这 ......
wstcnsbc1 微控制器 MCU
djyos主页全新改版
欢迎各位大驾光临 www.djyos.com 本帖最后由 djyos 于 2012-8-20 10:24 编辑 ]...
djyos 实时操作系统RTOS
VS2005创建WinCE5.0的SDI程序CommandBar帮助和关闭按钮不可用,Why?
const DWORD dwAdornmentFlags = CMDBAR_HELP | CMDBAR_OK; m_wndCommandBar.AddAdornments(dwAdornmentFlags); 只有OK键可用,请指教!...
ajzhumin 嵌入式系统
【R7F0C809】第七篇--可行性分析至客户分析
近几年随着生物识别技术的发展,门禁系统也得到了飞跃式的发展,出现了指纹、虹膜、面部等生物特征识别技术的门禁系统。基于生物特征的门禁系统具有安全、方便、易管理的特点,使得门 ......
陌路绝途 瑞萨MCU/MPU
随着时间的推移我们都要毕业了
时间真的是很快!我很无奈!但又能怎么样呢?一切的一切都要真实的面对! 祝福我自己吧!...
yyydddccc 工作这点儿事
DXP2004在原理图生成PCB后,元器件在左侧边缘和右侧边缘,无法选择移动
本帖最后由 675452482 于 2016-2-20 08:43 编辑 各位大侠:我是新手 DXP2004在原理图生成PCB后,元器件在左侧边缘和右侧边缘(且边缘部位无法用鼠标选中),无法布局 尝试过1:整体(S+A)选 ......
675452482 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1456  1578  143  2524  1039  47  32  23  48  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved