电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB291M000BG

产品描述LVPECL Output Clock Oscillator, 291MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB291M000BG概述

LVPECL Output Clock Oscillator, 291MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB291M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率291 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
分享一个MSP430的程序模版
最近坛子里搞活动,分发了很多launchpad的板子,大家都很兴奋啊。。之前在网上看到的一个MSP430的程序模版,觉得不错,这里分享给大家,呵呵//========================================= 头文 ......
shower.xu 微控制器 MCU
Hollong 低功耗蓝牙4.0/4.1/4.2 BLE Sniffer协议分析仪
典型应用: -抓取BLE蓝牙传输数据,分析数据传输协议; -实时捕获、显示、分析、过滤协议数据,减少调试时间,加速产品进入市场; -协助开发调试BLE相关软件,固件; -帮助学习BLE蓝牙传 ......
viewtool 意法半导体-低功耗射频
STM32F103C6T6的串口2在哪两个引脚上??
STM32F103C6T6说有连个串口,我看13587.pdf上的引脚定义,看来看去怎么就找到1个串口呢??各位指点一下。补充一下,我看到的是:在映射后,USART1_TX在42号引脚上,USART1_RX在43号引脚上 ......
tankli01 stm32/stm8
如何设计电路板?
我是菜鸟新手啊,想学习电路板设计。。 功能如下: 电路板有led功能,有喇叭功能。 这样的电路板怎么设计啊? ...
algor520 PCB设计
QNX基本知识
QNX基本知识 ...
sy20002 嵌入式系统
sockit development board第一次编译出错的解决办法
在使用sockit development board按照教程进行第一次programer的时候出现以下错误: Error (209031): Device chain in Chain Description File does not match physical device chain -- expect ......
梦在华阳 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 713  597  756  123  210  51  22  49  45  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved