电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WA1000M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1000MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WA1000M00DG概述

CMOS/TTL Output Clock Oscillator, 1000MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WA1000M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1000 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
中国数字接口产业联盟将成立
本报讯 记者日前从中国电子视像行业协会了解到,一个旨在打造针对数字接口产业上下游和内容产业之间的沟通平台,促进高清多媒体数字接口在消费电子产品上应用的中国数字接口产业联盟(CDIA)将于 ......
fighting 模拟电子
急寻芯片
型号:HD637A05VOP,谢谢...
润泽天下 单片机
【#任正非回应热点#:不能狭隘地认为爱华为就爱华为手机】
【#任正非回应热点#:不能狭隘地认为爱华为就爱华为手机】任正非:我们家人现在还在用苹果手机,苹果的生态很好,家人出国我还送他们苹果电脑,不能狭隘地认为爱华为就爱华为手机 就华为这种格 ......
邵少少 工作这点儿事
【小梅哥FPGA进阶教程】第三章 TLC5620型DAC驱动设计
三、TLC5620型DAC驱动设计TLC5620型DAC芯片概述:l TLC5620C是一个具有4个独立8位电压输出型DAC的数模转换器l 单电源5V供电l 采用串行接口时序l 具备4个高阻抗参考电压输入端口(对应四个DA ......
芯航线跑堂 FPGA/CPLD
关于BISS0001的应用
那位大虾 能告诉我BISS0001怎么用?...
999626 嵌入式系统
在UCOS II下使用UCTCP/IP问题(SOCKET相关)
据说eeworld上高手如云,请问有做UCOS II+UCTCP/IP方面的朋友吗? UCOS II官方提供了一个MCB2300的工程示例,经过修改后,我将它用在LPC2378上可以跑起来, 但在此期间也遇到一些问题,希 ......
zheng_qs 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 626  1582  130  2757  2461  45  42  20  33  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved