电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DB1263M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1263MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DB1263M00DGR概述

CMOS/TTL Output Clock Oscillator, 1263MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DB1263M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1263 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
串口通讯数据老是丢失,怎么解决?
和下位机通信,发一个命令过去老是没有返回值,不知为什么。有没有办法可以解决?修改波特率?增加等待时间?...
lovertian 嵌入式系统
编译安卓内核生成文件内核的问题
本帖最后由 chenbingjy 于 2016-5-19 11:55 编辑 240337 上面写到编译完会在/out/target...那个目录下生成三个镜像文件。 我已经编译好了,为什么没找到/out...那个目录呢?谢谢! ...
chenbingjy Linux开发
DIY工具大搜捕子板块版主招募
DIY工具搜捕虽然是子版块,但是它承载着每个喜爱DIY人的希望,世界直达无奇不有,总有你没见过的工具,总有你没想到的DIY方法。 要求:遵守EEWORLD相关规定,喜爱动手的朋友,请一起共建DIY工 ......
DIAG DIY/开源硬件专区
方波幅值放大电路
本人菜鸟一枚,0-5000Hz,高电平1.2V的方波信号怎样提高幅值到8V ...
杨媛媛 ADI 工业技术
NIOSII报错的问题
软件:QUARTUSII 11.1和Nios II 11.1 Software Build Tools for Eclipse。 用QSYS建立软核,用Nios II 11.1 Software Build Tools for Eclipse(NIOSII SBT) 建立了模板工程Hello World. 后来 ......
lijinhua1990 FPGA/CPLD
关于DS18B20的温度采样原程序(C)
编译通过,很好用,大家看看...
lorant 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1009  721  779  2893  2602  2  10  29  35  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved