电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC1271M00DGR

产品描述LVPECL Output Clock Oscillator, 1271MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EC1271M00DGR概述

LVPECL Output Clock Oscillator, 1271MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC1271M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1271 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
飞思卡尔MC9S12XS128单片机开发板例程
今年做的飞思卡尔智能车比赛,板子是官方赠给我们学校的,到网上找MC9S12XS128单片机的资料,大部分是关于MC9S12DG128单片机的资料,但寄存器的设置基本一样,就参考一个DG128的教程和XS128的 ......
wisology NXP MCU
怎样通过DSP控制FPGA端的LED灯亮灭的速度
怎样通过DSP控制FPGA端的LED灯亮灭的速度 如题,本人最近遇到一个困难,就是通过DSP控制FPGA端的LED亮灭的频率,LED是接在FPGA上面的,其亮灭的频率由DSP控制。本人的思路如下 在FPGA里面下一 ......
tmmdh FPGA/CPLD
网上的一套PCB设计工程师面试题,测下你能不能拿90分?
一、填空 1.PCB上的互连线按类型可分为()和() 。 2.引起串扰的两个因素是()和()。 3.EMI的三要素:()。 4.1OZ铜 的厚度是()。 5.信号在PCB(Er为4)带状线中的速度 ......
okhxyyo PCB设计
TI 狂欢+买开发板有遇到这种情况的吗?
这么多天了还没有发货,状态是“In Work at Fulfillment"有遇到这种情况的没? 328965 ...
littleshrimp 无线连接
无线通信IC制程技术发展探微
无线通信IC制程技术发展的发展你知道吗请看...
fighting 无线连接
【颁奖礼】激情竞赛日--看谁最给力!
大赛已经结束一小段时间了,激情竞赛日--看谁最给力活动也该颁奖了!活动链接:https://bbs.eeworld.com.cn/thread-299183-1-1.html下面公布活动期间比较活跃,善于分享的坛友!潜水不冒泡  ......
EEWORLD社区 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 425  2684  2697  682  1462  49  6  39  34  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved