电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC1023M00DG

产品描述LVPECL Output Clock Oscillator, 1023MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EC1023M00DG概述

LVPECL Output Clock Oscillator, 1023MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC1023M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1023 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
WISOM218/228 Q2686/2687
我司是WAVECOM代理商提供技术(软/硬件)支持以及DEMO. 联系方式: QQ:1109321905(请注明) 13554943187 Kavin (钟庆福) ...
xianzihua888 嵌入式系统
如何设计高频率(>100K)超声波传感器处理电路
网络上有好多卖高频率超声波传感器的,但是他们并没有相关的传感器处理电路。 怎么才能设计这种电路,传感器好像也说的不明白。 ...
yichun417 传感器
今天搞了AVR的TWI主从机通讯,专门写了一个简单的易于新手看懂的例子程序
我们有工程师级的程序,相信很多人都看不懂,曾经给人看过。 这次写了个新手级的AVR TWI程序,方便学习者了解TWI工作流程和原理。 显得稍微有点乱,整理下再发上来。 程序实现功能: ......
黑衣人 Microchip MCU
hi,小伙伴们!这里有棵测评许愿树
:pleased:注意!实现你测评小心愿的机会来了!这里有棵测评许愿树,顾名思义,大家如果对什么板子感兴趣,觉得适合测评,想要咱们论坛举行这个板子的测评活动,或者你个人对某块板子很喜欢,希 ......
okhxyyo 为我们提建议&公告
Project Ara
本帖最后由 ljj3166 于 2015-1-27 17:43 编辑 这是一部手机 以下摘自百度 Project Ara是Google 先进科技与计划部门的一项专案。目的是希望透过开源硬件开发一款可高度模组化的智慧型手机。 ......
ljj3166 创意市集
WindowsCE.net 4.2目录解析
windowsCE的目录结构巨大而庞杂,尽管windowsCE的帮助对这个庞大的目录结构进行了说明仍然有很多目录下对应的代码在windowsCE help没有介绍其具体用途,下面就将windowsCE的目录结构进行简单的 ......
sgyao 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1432  1661  2429  551  49  7  29  25  21  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved