电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AC1278M00DGR

产品描述LVPECL Output Clock Oscillator, 1278MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AC1278M00DGR概述

LVPECL Output Clock Oscillator, 1278MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AC1278M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1278 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
开源活动之一:用MEGA8做的USB下载线
全部打包资料见附件:15134 包括:USBasp制作资料及全过程(菜鸟版)_全部资料.rar USBasp制作资料及全过程(菜鸟版).doc USB下载线驱动的安装:.doc ......
njlianjian 单片机
求OMAP V1030 的bootloader
各位大侠 ,小弟新来 不懂规矩,急求OMAP V1030 的bootloader,若哪位大侠 ,能否共享一下,急。。谢谢...
armagedd0n 嵌入式系统
防止电源反接的原理
一般可以使用在电源的正极串入一个二极管解决,不过,由于二极管有压降,会给电路造成不必要的损耗,尤其是电池供电场合,本来电池电压就3.7V,你就用二极管降了0.6V,使得电池使用时间大减 ......
qwqwqw2088 模拟与混合信号
20009年6月12日西门来访小记(照片分享)
今天很高兴,大家熟悉的网友西门来访! 西门大哥在他比较低落的时候还能想到我们,非常感谢他的认可和赏识,当然这里soso功不可没!在这里祝愿他: ▇▇▇▇ . ▇▇▇▇ . ▇▇ ......
小志 聊聊、笑笑、闹闹
【奉献】驱逐舰杀毒软件下载地址与验证码
小弟我可是辛辛苦苦连哄带骗才弄到这三个破解码。。。 过一阵子驱逐舰就要更新DR4.44引擎了。那个时候,破解码估计太难弄出来,想免费用的速度进来注册吧。DR4.44出来以后,防毒效果会更好。这 ......
Dani 嵌入式系统
FTP远程下载的实现求助
本帖最后由 肖柳子 于 2018-7-13 16:55 编辑 硬件是Linux系统i.mx287 arm处理器。要在板上系统实现拥FTP client方式登录远程的FTP服务器下载更新代码文件,要如何实现,求助个思路,谢谢。 ......
肖柳子 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2561  2149  1719  2043  2731  12  48  28  14  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved