电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UA1417M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1417MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UA1417M00DG概述

CMOS/TTL Output Clock Oscillator, 1417MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UA1417M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1417 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
富士通仿真器,东芝Toshiba仿真器
闲置 富士通仿真器一套,型号fmcdc-8fx-101,联系qq421403872 闲置 东芝Toshiba仿真器/模拟器一套 型号TLCS870/C Light Emulator 闲置 msp430 仿真器 闲置 ATMEL89C52 多只 闲置 新唐开发板 ......
cjfwindy 淘e淘
stm32 串口3 为什么每次只能收到4个字节?谁有例程发我一份?我用的红牛板。
stm32 串口3 为什么每次只能收到4个字节?(要求收8个)为什么?或者谁有例程发我一份?我用的红牛板。:) ...
mynameisbill2 stm32/stm8
高频磁性元件的磁心材料
高频磁性元件的磁心材料...
zbz0529 测试/测量
msp430液晶驱动模块
1.省电(由于液晶本身不发光,功耗低) 2.只能利用低频交流电压驱动,直流将损坏液晶 3.种类:段是液晶、字符式液晶、图形式液晶等。 4.mspx1xx系列没有段式液晶驱动模块 4xx有。 5 ......
火辣西米秀 微控制器 MCU
epcs16无法配置fpga
fpga从epcs中读取配置数据,不停地读取,config_done引脚不能变高,请问怎样解决 ...
whllieying FPGA/CPLD
ZRtech Altera CycloneIV FPGA开发板——计时时钟
本实验是用数码管显示一个计时时钟,由于数码管只有4位,所以只显示秒和分,时类似,由于控制数码管的段是复用的,所以每一时间只有选中的数码管才亮,其中左边两个数码管显示分,右边两个数码 ......
kaisy FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2371  1457  2732  2010  187  30  6  15  10  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved