电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NA1216M00DGR

产品描述LVDS Output Clock Oscillator, 1216MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NA1216M00DGR概述

LVDS Output Clock Oscillator, 1216MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NA1216M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1216 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求助,懂硬件配置的请进!
大虾们,这样的配置怎么样? AMAX供应商给我的配置, CPU:intel Xeon 5504 硬盘:250G SATA 内存:12G 显卡:Tesla C1060 & Quadro FX380 最近在选型,大家帮忙参谋参谋,我导师让我 ......
chong222 嵌入式系统
摩托罗拉电子设计大赛优秀作品(六)
本帖最后由 paulhyde 于 2014-9-15 08:55 编辑 38507 38508 38509 ...
clark 电子竞赛
LCR的自动化测试如何实现?
近年来,全球智能手机市场迅速扩张,以手机为代表的终端电子产品出货量的增长对电子元器件的销量提升有积极带动作用。同时,消费电子产品升级,新技术导入和5G应用将提升单一产品的被动元器件使 ......
zhouyunying 聊聊、笑笑、闹闹
大家帮看看413控制串口的程序
这是在TI网站找到的例程: // // MSP430F413 // ----------------- // /|\| XIN|- // | | | 32kHz // ......
Lemon绿茶 微控制器 MCU
MM32F031开发板评测7:IIC读AT24CXX
手里有微雪的模块AT24CXX。 385624 原理图如下: 385625 我想IIC最重要的是那两个上拉电阻,即使你用模拟管脚去读IIC也得要这两个上拉电阻。因为,不加就不稳定。 我今天我想说的 ......
ddllxxrr 电机控制
大家平时都喜欢用什么编译器
本帖最后由 paulhyde 于 2014-9-15 03:37 编辑 刚开始接触单片机的时候,用的是伟福的仿真器,程序调试也就是在伟福上进行,非常方便,后来慢慢发现KEIL的编译器要比伟福强大,也就喜欢上了KEI ......
laoshumyang 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2779  783  2815  1952  619  40  53  55  38  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved